搜索结果
找到约 1,916 项符合
倍率 的查询结果
按分类筛选
其他 ME6206系列是高纹波抑制率、低功耗、低压差
ME6206系列是高纹波抑制率、低功耗、低压差,具有过流和短路保护的CMOS降压型电压稳压器。
VHDL/FPGA/Verilog 5倍分频的vhdl代码
5倍分频的vhdl代码,经验证此代码是正确的,并且已经使用。
单片机开发 倍压电路,一个proteus的模拟电路绝佳范例。演示了如何使用PROTUES静态分析一个电路.
倍压电路,一个proteus的模拟电路绝佳范例。演示了如何使用PROTUES静态分析一个电路.
matlab例程 QPSK调制下在AWGN和Rayleigh衰落信道下的仿真以及误码率计算
QPSK调制下在AWGN和Rayleigh衰落信道下的仿真以及误码率计算,包含完整的报告说明
VHDL/FPGA/Verilog vhdl语言编写的实现uart协议的程序,用于rs232电气接口程序开发.支持比特率从2400-115200.
vhdl语言编写的实现uart协议的程序,用于rs232电气接口程序开发.支持比特率从2400-115200.
matlab例程 用matlab进行直序扩频通信系统误码率的仿真分析PN码同步方法的比较与仿真
用matlab进行直序扩频通信系统误码率的仿真分析PN码同步方法的比较与仿真
VHDL/FPGA/Verilog 本文介绍了在数字下变频(DDC) 中的抽取滤波器系统设计方法和具体实现方案。采用CIC 滤波器、HB 滤波器、FIR 滤波器三级级联的方式来降低采样率。通过实际验证,证明了设计的可行性
本文介绍了在数字下变频(DDC) 中的抽取滤波器系统设计方法和具体实现方案。采用CIC 滤波器、HB
滤波器、FIR 滤波器三级级联的方式来降低采样率。通过实际验证,证明了设计的可行性
通讯/手机编程 给出了由(2 ,1 ,N) 系列卷积码作为母码产生的punctured 卷积码的编码及其Viterbi 译码的 软件实现方法,从而为各种不同码率的卷积码的编、译码给出了一种通用的实现方法,并且为多级
给出了由(2 ,1 ,N) 系列卷积码作为母码产生的punctured 卷积码的编码及其Viterbi 译码的
软件实现方法,从而为各种不同码率的卷积码的编、译码给出了一种通用的实现方法,并且为多级
编码分量码的设计提供了条件
压缩解压 图象的简单显示后的,以霍夫曼编码为原理的频域处理.主要效果为增加图象信息传输率.
图象的简单显示后的,以霍夫曼编码为原理的频域处理.主要效果为增加图象信息传输率.
单片机开发 ti-Chipcon CC1010、2510 1G以下Soc应用开发源码实例。包括rf,powermodes,clockmodes底层驱动源码。有了这些实例,包括误码率测试等。对你更好的理解和应用这颗
ti-Chipcon CC1010、2510 1G以下Soc应用开发源码实例。包括rf,powermodes,clockmodes底层驱动源码。有了这些实例,包括误码率测试等。对你更好的理解和应用这颗芯片是非常有用的。