搜索结果

找到约 13,769 项符合 信号接收 的查询结果

可编程逻辑 基于FPGA和DDS技术的正弦信号发生器设计

基于FPGA和DDS技术的正弦信号发生器设计
https://www.eeworm.com/dl/kbcluoji/39652.html
下载: 112
查看: 1060

可编程逻辑 基于FPGA部分动态可重构的信号解调系统的实现

    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
https://www.eeworm.com/dl/kbcluoji/39837.html
下载: 28
查看: 1049

可编程逻辑 基于FPGA的34位串行编码信号设计与实现

    为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。 ...
https://www.eeworm.com/dl/kbcluoji/39843.html
下载: 96
查看: 1042

可编程逻辑 基于DDS的多波形信号发生器设计

基于DDS的多波形信号发生器设计
https://www.eeworm.com/dl/kbcluoji/39935.html
下载: 78
查看: 1152

可编程逻辑 FPGA实现2FSK数字信号调制解调

基于FPGA的调制和解调的数字信号有多种,包括2ASK、2FSK、2PSK等,文中介绍了2FSK信号的调制与解调,以及该信号的功率谱。最后提供验证结果,证明仿真结果符合要求。
https://www.eeworm.com/dl/kbcluoji/39978.html
下载: 116
查看: 1088

可编程逻辑 FPGA+DDS实现数控信号源的设计

该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。
https://www.eeworm.com/dl/kbcluoji/39980.html
下载: 130
查看: 1048

可编程逻辑 基于FPGA的LVDS高速数据通信卡设计

基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通过WDM驱动程序设计及MFC交互界面设计,最终实现了10~200 Mbit·s-1的LVDS数据接收及10~50 Mbit·s-1任意速率的LVDS数据发送。 ...
https://www.eeworm.com/dl/kbcluoji/40027.html
下载: 160
查看: 1079

可编程逻辑 Mentor Expedtion PCB信号完整性分析入门

  本练习将通过 PCB 布局,布线,信号完整性仿真分析,修改原理图添加器件等一系列的操作,使您熟悉Mentor ISD2004 系列板级仿真设计工具。
https://www.eeworm.com/dl/kbcluoji/40174.html
下载: 27
查看: 1063

可编程逻辑 差分信号PCB布局布线误区

 误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。虽然差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作 ...
https://www.eeworm.com/dl/kbcluoji/40184.html
下载: 190
查看: 1030

可编程逻辑 基于FPGA的光纤通信系统中帧同步头检测设计

 为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从 ...
https://www.eeworm.com/dl/kbcluoji/40306.html
下载: 180
查看: 1061