搜索结果

找到约 15,361 项符合 信号参数 的查询结果

按分类筛选

显示更多分类

PCB相关 差分信号PCB布局布线误区

 误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。虽然差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作 ...
https://www.eeworm.com/dl/501/22240.html
下载: 123
查看: 1035

PCB相关 高速PCB中微带线的串扰分析

  对高速PCB中的微带线在多种不同情况下进行了有损传输的串扰仿真和分析, 通过有、无端接时改变线间距、线长和线宽等参数的仿真波形中近端串扰和远端串扰波形的直观变化和对比, 研究了高速PCB设计中串扰的产生和有效抑制, 相关结论对在高速PCB中合理利用微带线进行信号传输提供了一定的依据. ...
https://www.eeworm.com/dl/501/22242.html
下载: 73
查看: 1043

PCB相关 混合信号PCB设计中单点接地技术的研究

混合信号系统中地平面的处理一直是一个困扰着很多硬件设计人员的难题"详细讲述了单点接地的原理"以及在工程应用中的实现方法$
https://www.eeworm.com/dl/501/22269.html
下载: 152
查看: 1037

PCB相关 pspice使用教程

第一单 PSPICE使用初步第二章 文本文件描述第三章 电路原理图程序第四章 模拟计算程序PSPICE及图形后第五章 信号源模型编辑STMED第六章 模型参数提取PArts第七章 常见问题处理第八章 PSPICE应用。
https://www.eeworm.com/dl/501/22280.html
下载: 187
查看: 1031

PCB相关 Pspice教程(基础篇)

Pspice教程课程内容:在这个教程中,我们没有提到关于网络表中的Pspice 的网络表文件输出,有关内容将会在后面提到!而且我想对大家提个建议:就是我们不要只看波形好不好,而是要学会分析,分析不是分析的波形,而是学会分析数据,找出自己设计中出现的问题!有时候大家可能会看到,其实电路并没有错,只是有时候我们的仿真 ...
https://www.eeworm.com/dl/501/22282.html
下载: 68
查看: 1030

PCB相关 高速PCB基础理论及内存仿真技术(经典推荐)

第一部分 信号完整性知识基础.................................................................................5第一章 高速数字电路概述.....................................................................................51.1 何为高速电路.................................................................. ...
https://www.eeworm.com/dl/501/22291.html
下载: 183
查看: 1055

PCB相关 Hyperlynx仿真应用:阻抗匹配

Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据 ...
https://www.eeworm.com/dl/501/22298.html
下载: 188
查看: 1112

PCB相关 PCB布线原则

PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
https://www.eeworm.com/dl/501/22299.html
下载: 50
查看: 1044

PCB相关 PCB设计问题集锦

PCB设计问题集锦 问:PCB图中各种字符往往容易叠加在一起,或者相距很近,当板子布得很密时,情况更加严重。当我用Verify Design进行检查时,会产生错误,但这种错误可以忽略。往往这种错误很多,有几百个,将其他更重要的错误淹没了,如何使Verify Design会略掉这种错误,或者在众多的错误中快速找到重要的错误。    答 ...
https://www.eeworm.com/dl/501/22305.html
下载: 113
查看: 1085

PCB相关 高速电路信号完整性分析之应用篇

高速电路信号完整性分析之应用篇
https://www.eeworm.com/dl/501/22329.html
下载: 53
查看: 1043