搜索结果
找到约 18,585 项符合
低通滤波电路 的查询结果
按分类筛选
单片机开发 摘要:结合电话远程控制器的低功耗设计
摘要:结合电话远程控制器的低功耗设计,探讨PIC单片机低功耗的设计方法,并给出设计电路原理图。
关键词:PIC单片机 低功耗设计 电话远程控制器 待机
DSP编程 数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz
数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz,截止频率200hz的高通滤波器
单片机开发 AT89C2051和R2R电阻网络构成的模数转换电路ADC
AT89C2051和R2R电阻网络构成的模数转换电路ADC,设计成本低
其他 80C51的串行通信口是一个功能强大的通信口
80C51的串行通信口是一个功能强大的通信口,而且是相当好用的通信口,用于显示驱动电路再合适不过了,下面我们就根据这种需要设计一个用两个串行通信口线加上两根普通I/O口,设计一个4位LED显示电路。当然只要再加上两根I/O口线即可轻易实现8位LED的显示电路。 ...
文章/文档 可编程中断控制器中断控制器8259A是专门为控制优先级中断而设计开发的芯片。它将中断源优先排队、辨别中断源以及提供中断矢量的电路集于一片中。因此无需附加任何电路
可编程中断控制器中断控制器8259A是专门为控制优先级中断而设计开发的芯片。它将中断源优先排队、辨别中断源以及提供中断矢量的电路集于一片中。因此无需附加任何电路,只需对8259A进行编程,就可以管理8级中断,并选择优先模式和中断请求方式,即中断结构可以由用户编程来设定。同时,在不需要增加其他电路的情况下,通过 ...
VHDL/FPGA/Verilog 在数字电路中
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 ...
VHDL/FPGA/Verilog 用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波
用verilog设计密勒解码器
一、题目:
设计一个密勒解码器电路
二、输入信号:
1. DIN:输入数据
2. CLK:频率为2MHz的方波,占空比为50%
3. RESET:复位信号,低有效
三、输入信号说明:
输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成;
A:前8个时钟保持“1”, ...
软件设计/软件工程 1.1 一般说明 IMP705/706/707/708和IMP813L等CMOS监控电路能监控电源及电池电压和μP/μC的工作状况。当电源电 压降至4.65V以下(IMP705/707/813L)
1.1 一般说明
IMP705/706/707/708和IMP813L等CMOS监控电路能监控电源及电池电压和μP/μC的工作状况。当电源电
压降至4.65V以下(IMP705/707/813L)或4.40V以下(IMP706/708)时,即产生复位。
该系列产品能提供多种功能。每个器件在上电、掉电期间及在电压降低的情况下可产生一个复位信号。
此外,IMP705/706/813L带有一个 ...
单片机开发 利用查表程序可以完成BCD与七段码的转换,从而取代硬件七段译码电路
利用查表程序可以完成BCD与七段码的转换,从而取代硬件七段译码电路,查表程序本身并无复杂之处,
需要注意的是七段码的取值,因为七段数码管有共阳极及共阴极之分. 共阳极是低电平有效时有效输入。
共阴极是高电平时有效输入(所以在C51单片机要使发光二极管点亮,
数码管是共阳极的就要让I/O口的电位变为低电位.如果是共阴极 ...