搜索结果
找到约 16,167 项符合
低噪声电路 的查询结果
按分类筛选
其他书籍 一种低噪声可变增益放大器。文中介绍了以AD603 为核心构成的低噪声可变增益放大器的实用电路, 通过模式选择、 引脚编程, 可选择不同的带宽, 以及得到不同的增益。通过对增益控制方式的选择, 可得到
一种低噪声可变增益放大器。文中介绍了以AD603 为核心构成的低噪声可变增益放大器的实用电路, 通过模式选择、
引脚编程, 可选择不同的带宽, 以及得到不同的增益。通过对增益控制方式的选择, 可得到最佳的信
噪比。
其他书籍 文章给出了利用ADS仿真设计低噪声放大器的设计方法及步骤 同时给出了该电路的优化仿真结果及电路性能在批量生产中的合格率
文章给出了利用ADS仿真设计低噪声放大器的设计方法及步骤 同时给出了该电路的优化仿真结果及电路性能在批量生产中的合格率
技术资料 LT3095MPUDD双通道低噪声偏置发生器的典型应用电路
LT3095MPUDD双通道低噪声偏置发生器的典型应用电路凌力尔特公司 (Linear Technology Corporation) 推出双通道 IC LT3095,该器件从单一输入提供两路非常低噪声、低纹波的偏置电源。每个通道都纳入了单片升压型 DC/DC 转换器,一个集成的超低噪声和高 PSRR (电源抑制比) 线性稳压器对该转换器进行了后置稳压。LT30 ...
学术论文 FPGA内嵌200MHz低噪声锁相环时钟发生器
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出 ...
模拟电子 基于ATF54143平衡式低噪声放大器的设计
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低 ...
模拟电子 基于ADS的C波段的低噪声放大器仿真设计
低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内 ...
模拟电子 2~4 GHz波段低噪声放大器的仿真设计
利用pHEMT工艺设计了一个2~4 GHz宽带微波单片低噪声放大器电路。本设计中采用了具有低噪声、较高关联增益、pHEMT技术设计的ATF-54143晶体管,电路采用二级级联放大的结构形式,利用微带电路实现输入输出和级间匹配,通过ADS软件提供的功能模块和优化环境对电路增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终 ...
模拟电子 高增益K波段MMIC低噪声放大器
 
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小 ...
模拟电子 一种新的ISM频段低噪声放大器设计方法
为解决ISM频段低噪声放大器降低失配与减小噪声之间的矛盾,提出了一种改善放大器性能的设计方法.分析了单项参数的变化规律,提出了提高综合性能的方法,给出了放大器封装模型的电路结构.对射频放大器SP模型和封装模型进行仿真.仿真结果表明,输入和输出匹配网络对放大器的性能有影响,所提出的设计方法能有效分配性能指标,为改善 ...
模拟电子 超高频窄带单级低噪声放大器的设计
文中介绍了一款超高频窄带低噪声放大器电路,该电路结构小巧(20 mm ×13 mm ,厚度为0.6 mm),功能可靠、稳定。放大器芯片采用3SK318YB,该芯片具有高增益、低噪声等特点。电路主要用于超高频段微波通信,电路拓扑结构采用反馈型、稳定衰减器法和低端增益衰减法进行设计。生产成品并经测试,该产品性价比高,完全达 ...