搜索结果
找到约 9,480 项符合
位段 的查询结果
按分类筛选
- 全部分类
- 技术资料 (82)
- 单片机开发 (75)
- 单片机编程 (53)
- 其他 (21)
- VHDL/FPGA/Verilog (18)
- VIP专区 (18)
- 汇编语言 (17)
- 其他 (10)
- 手册 (10)
- 嵌入式/单片机编程 (7)
- 其他嵌入式/单片机内容 (4)
- 系统设计方案 (4)
- 微处理器开发 (4)
- 经验 (4)
- 嵌入式综合 (3)
- uCOS (3)
- 编译器/解释器 (3)
- 文件格式 (3)
- 技术教程 (2)
- 学术论文 (2)
- 模拟电子 (2)
- 开发工具 (2)
- PCB相关 (2)
- VC书籍 (2)
- 通讯编程文档 (2)
- 书籍源码 (2)
- 可编程逻辑 (2)
- 书籍 (2)
- 源码 (2)
- 笔记 (2)
- 技术书籍 (1)
- 电源技术 (1)
- 测试测量 (1)
- 设计相关 (1)
- 数据结构 (1)
- 驱动编程 (1)
- Internet/网络编程 (1)
- 电子书籍 (1)
- 串口编程 (1)
- 数值算法/人工智能 (1)
- 人工智能/神经网络 (1)
- 压缩解压 (1)
- 数学计算 (1)
- 其他书籍 (1)
- 嵌入式Linux (1)
- DSP编程 (1)
- Delphi/CppBuilder (1)
- 加密解密 (1)
- 应用设计 (1)
- 软件 (1)
- 电路图 (1)
其他 MAX7219驱动LED特好使.MAX7219是微处理器和共阴极七段— — 八位LED显示、图条/柱图显示或64点阵显示接口的小型串行输入/输出芯片。片内包括BCD译码器、多路扫描控制器、.字和位驱动
MAX7219驱动LED特好使.MAX7219是微处理器和共阴极七段— — 八位LED显示、图条/柱图显示或64点阵显示接口的小型串行输入/输出芯片。片内包括BCD译码器、多路扫描控制器、.字和位驱动器和8X 8静态RAM。外部只需要一个电阻设置所有LED 显示器字段电流。MAX7219和微处理器只需三根导线连接,每位显示数字有一个地址由微处理 ...
单片机开发 此段语言用于需要LED显示的项目中,八位串行LED显示驱动器MAX7219MAX7211应用程序.
此段语言用于需要LED显示的项目中,八位串行LED显示驱动器MAX7219\MAX7211应用程序.
单片机开发 此段程序是电机控制的一种应用,对应有入口和出口条件,为16位字节.
此段程序是电机控制的一种应用,对应有入口和出口条件,为16位字节.
单片机开发 自制方波发生器及频率计 材料: AT89S52 + AT89C2051 1个8位共阳七段显示器 8个NPN三极管 11.0592Mhz晶振x2
自制方波发生器及频率计
材料:
AT89S52 + AT89C2051
1个8位共阳七段显示器
8个NPN三极管
11.0592Mhz晶振x2
汇编语言 本题目是设计多功能出租车计价器。具体要求如下: (1)自动记录(日、夜)单价、总额、里程、耗时、实时时钟。 (2)多位八段数码管分屏显示(日、夜)单价、总额、里程、耗时、实时时钟 (3)自动
本题目是设计多功能出租车计价器。具体要求如下:
(1)自动记录(日、夜)单价、总额、里程、耗时、实时时钟。
(2)多位八段数码管分屏显示(日、夜)单价、总额、里程、耗时、实时时钟
(3)自动打印(日、夜)单价、总额、里程、耗时、实时时钟等相关票据。
(4)存储并回放(日、夜)单价、总额、里程、耗时、实时时钟。
( ...
单片机开发 微机原理课程设计报告 课题六:数字闹钟 1. 通过8253定时器产生秒脉冲定时中断。在中断服务程序中实现秒、分、小时的进位(24小时制)。 2. 将当前时分秒在七段LED显示器上显示(如:091
微机原理课程设计报告
课题六:数字闹钟
1. 通过8253定时器产生秒脉冲定时中断。在中断服务程序中实现秒、分、小时的进位(24小时制)。
2. 将当前时分秒在七段LED显示器上显示(如:091132)。
3. 可设置闹钟的时间当前值(对准时间),设置闹铃时间,闹铃功能的关闭和开放.
关键词:数字闹钟,8253定时器,LED显示器,8255A ...
VC书籍 用C语言编写的“七段二位共阳极管数码管实现从0到99的显示”
用C语言编写的“七段二位共阳极管数码管实现从0到99的显示”,比较好,共勉之!不需要解压密码
嵌入式/单片机编程 DS1302四位八段数码管显示的完整程序-C语言 这段程序,不仅可以运用在数码管上,同样可以运用到液晶上进行显示.只要对程序上稍加改进就可以了.
DS1302四位八段数码管显示的完整程序-C语言 这段程序,不仅可以运用在数码管上,同样可以运用到液晶上进行显示.只要对程序上稍加改进就可以了.
VHDL/FPGA/Verilog [VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][
[VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序 ...
汇编语言 一、本程序完成功能要求: 完成两个压缩的8位多字节无符号BCD数相加的程序段。要求提供调试通过的源代码、可执行程序和编程小结readme.txt文件。 两个操作数可以由键盘输入。输出要求:在屏幕
一、本程序完成功能要求:
完成两个压缩的8位多字节无符号BCD数相加的程序段。要求提供调试通过的源代码、可执行程序和编程小结readme.txt文件。
两个操作数可以由键盘输入。输出要求:在屏幕上显示出参与运算的两个加数和结果和。
二、使用说明:
点击136_ZHJ.exe文件,然后根据提示输入第一个数字,按回车;屏幕上会提 ...