搜索结果
找到约 30,251 项符合
位图处理 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (23)
- VIP专区 (21)
- 技术资料 (15)
- 学术论文 (11)
- VC书籍 (9)
- 压缩解压 (4)
- 软件设计/软件工程 (3)
- 文件格式 (3)
- Windows CE (3)
- 其他 (3)
- 文章/文档 (2)
- 人工智能/神经网络 (2)
- 单片机开发 (2)
- 电子书籍 (2)
- 交通/航空行业 (2)
- uCOS (2)
- 邮电通讯系统 (2)
- 汇编语言 (2)
- 系统设计方案 (2)
- 嵌入式/单片机编程 (2)
- FlashMX/Flex源码 (2)
- C/C++语言编程 (1)
- PCB相关 (1)
- 开发工具 (1)
- autocad教程 (1)
- 技术书籍 (1)
- 可编程逻辑 (1)
- Applet (1)
- 数学计算 (1)
- 微处理器开发 (1)
- 通讯/手机编程 (1)
- DSP编程 (1)
- 书籍源码 (1)
- 编译器/解释器 (1)
- 数据结构 (1)
- 加密解密 (1)
- Matlab (1)
- 应用设计 (1)
其他书籍 C语言程序设计-主讲教师:陈美莲 1.C语言概述 2.数据类型、运算符与表达式 3.顺序设计 4.选择结构设计 5.循环结构设计 6.数组的定义和引用 7.函数的定义和调用 .预处理命
C语言程序设计-主讲教师:陈美莲
1.C语言概述
2.数据类型、运算符与表达式
3.顺序设计
4.选择结构设计
5.循环结构设计
6.数组的定义和引用
7.函数的定义和调用
.预处理命令
9.指针的使用
10.结构体与共同体
11.位运算
12.文件的操作 ...
VHDL/FPGA/Verilog 设计带进位算术逻辑运算单元
设计带进位算术逻辑运算单元,根据74LS181功能表,用Verilog HDL硬件描述语言编程实现ALU181的算术逻辑运算功能,编辑实验原理图,在算术逻辑单元原理图上,将其扩展为带进位的算术逻辑运算单元,对其进行编译,并设计波形对其进行仿真验证,最后下载验证 ...
VHDL/FPGA/Verilog 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A
除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八 ...
电子书籍 多旅行商问题(Multiple Traveling Salesperson Problem ,简称MTSP) 讨论的是如何安排m( > 1 ) 位旅行商访问n( > m ) 座城市,要
多旅行商问题(Multiple Traveling Salesperson Problem ,简称MTSP) 讨论的是如何安排m( > 1 ) 位旅行商访问n( >
m ) 座城市,要求每个城市只允许被访问一次时,求解所有旅行商花费的费用和是最小(或最大) 的问题。MTSP 问题其实与单
旅行商问题(Traveling Salesperson Problem ,简称TSP) 相似,但是由于添加了任何城市只要被 ...
嵌入式/单片机编程 基于《Stellaris外设驱动库》的例程:定时器32位周期定时示例 请掌握以下库函数的用法: TimerConfigure() TimerLoadSet() TimerEnable
基于《Stellaris外设驱动库》的例程:定时器32位周期定时示例
请掌握以下库函数的用法:
TimerConfigure()
TimerLoadSet()
TimerEnable()/TimerDisable()
TimerIntEnable()
TimerIntStatus()
TimerIntClear()
本实验实现了如何定时器产生周期性中断。定时器被设置为每秒产生2次中断,在每次进入中断处理程序中时都 ...
嵌入式/单片机编程 基于《Stellaris外设驱动库》的例程: 定时器16位单次触发定时示例 本实验演示了如何将定时器仅产生一次中断
基于《Stellaris外设驱动库》的例程: 定时器16位单次触发定时示例
本实验演示了如何将定时器仅产生一次中断,用TimerFlag作为是否进入过中断的标志。在中断处理函数中,置位TimerFlag,从而熄灭LED1。
嵌入式/单片机编程 基于《Stellaris外设驱动库》的例程:定时器16位周期定时示例 本实验程序演示了如何使用定时器实现周期性中断。定时器从装载值递减至0后产生一次中断
基于《Stellaris外设驱动库》的例程:定时器16位周期定时示例
本实验程序演示了如何使用定时器实现周期性中断。定时器从装载值递减至0后产生一次中断,在中断处理函数中翻转一次LED1。LED1指示灯指示了每次中断及中断的速率。 ...
VHDL/FPGA/Verilog 用verilog设计的FIR滤波器。滤波器需要很快的处理速度
用verilog设计的FIR滤波器。滤波器需要很快的处理速度,所以采用了wallace树算法,超前进位加法器等等
单片机开发 这是读取键盘的子程序 主要内容为:如何定义位
这是读取键盘的子程序
主要内容为:如何定义位,如何得到按键状态,防止键盘干扰的方法
以及如何处理读入的键值
思路:首先在某一引脚输出一个电平,然后读入引脚的电平,如果刚好相反
那么可能有按键发生,但是不排除干扰,为了防止干扰,需要软件延时20ms
消除干扰,然后,等待用户释放,否则,可能重复的到某种结果,发 ...
matlab例程 自适应信号处理中的牛顿法的源程序
自适应信号处理中的牛顿法的源程序,绘制一个函数的等高线图并绘其学习曲线。