搜索结果
找到约 3,320 项符合
位于运算 的查询结果
教程资料 运算电路的综合:包含多种常用数学算法的FPGA/ASIC实现。
运算电路的综合:包含多种常用数学算法的FPGA/ASIC实现。
教程资料 用VHDL语言在FPGA上实现浮点运算
用VHDL语言在FPGA上实现浮点运算,大家共享
教程资料 一种LUT函数运算单元的FPGA实现方法
一种LUT函数运算单元的FPGA实现方法,希望能够帮助大家
教程资料 用VHDL语言在CPLD/FPGA上实现浮点运算的方法
用VHDL语言在CPLD/FPGA上实现浮点运算的方法
教程资料 本教程定位于FPGA/CPLD的快速入门。以ALTERA公司的芯片和相应的开发软件为目标载体进行阐述
本教程定位于FPGA/CPLD的快速入门。以ALTERA公司的芯片和相应的开发软件为目标载体进行阐述,本教程阐述了ALTERA主要系列芯片PLD芯片的结构和特点以及相应的开发软件MAX和Plusa和Quartus的使用
模拟电子 电流反馈式运算放大器应用电路指南
电流反馈式运算放大器应用电路指南
模拟电子 LC4256V-10T100I 汽车类双路 FET 输入低失真运算放大器
汽车类双路 FET 输入低失真运算放大器
模拟电子 将运算放大器连接至高速DAC
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将 ...
模拟电子 运算放大器增益稳定性第3部分-AC增益误差分析
本小节将回顾运算放大器增益带宽乘积 (GBWP) 即 G×BW 概念。在计算 AC闭环增益以前需要 GBWP 这一参数。首先,我们需要 GBWP(有时也称作GBP),用于计算运算放大器闭环截止频率。另外,我们在计算运算放大器开环响应的主极点频率 f0 时也需要 GBWP。在 f0 以下频率,第 2 部分的 DC 增益误差计算方法有效,因为运 ...