搜索结果

找到约 24,927 项符合 仿真芯片 的查询结果

行业应用文档 MSP430仿真器几套制作资料

MSP430USB仿真器制作资料+430JTAG简版仿真器+利尔达- 轻松制作MSP430 JTAG Adapter+制作的单面板的MSP430JTAG仿真器 几套430JTAG制作方案,做不好你找我........
https://www.eeworm.com/dl/509/9905.html
下载: 119
查看: 1095

EDA相关 应用EDA 技术仿真电子线路分析

应用EDA 技术仿真电子线路分析 摘 要 介绍了电子电路仿真软件Elect ronicsWo rkbench 在EDA 中的应用, 给出了仿真实
https://www.eeworm.com/dl/543/9915.html
下载: 104
查看: 1029

PCB相关 多功能EDA仿真/教学实验系统

多功能EDA仿真/教学实验系统产品简介北京普立华电子科技有限公司研发部提供核心模块-单片机系统核心模块-CPLD核心模块-FP
https://www.eeworm.com/dl/501/9920.html
下载: 195
查看: 1030

行业应用文档 开关型单两节锂离子锂聚合物充电管理芯片

HT6298A 为开关型单节或两节锂离子/锂聚合物电池充电管理芯片,非常适合于便携式设备的充电管理应用。HT6298A 集内置功率MOSFET、高精度电压和电流调节器、预充、充电状态指示和充电截止等功
https://www.eeworm.com/dl/509/9928.html
下载: 146
查看: 1060

学术论文 应用VHDL基于FPGA设计FIR滤波器

伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实 ...
https://www.eeworm.com/dl/514/9966.html
下载: 32
查看: 1105

学术论文 FPGA的测试

随着FPGA(FieldProgrammableGateArray)器件的应用越来越广泛且重要,FPGA的测试技术也得到了广泛重视和研究。基于FPGA可编程的特性,应用独立的测试(工厂测试)需要设计数个测试编程和测试向量来完成FPGA的测试,确保芯片在任何用户可能的编程下都可靠工作。 本论文正是针对上述问题,以XilinxXC4000E系列FPGA为主要的研究对 ...
https://www.eeworm.com/dl/514/9968.html
下载: 140
查看: 1024

学术论文 双信号快速测频技术及FPGA实现

建立在数据率转换技术之上的宽带数字侦察接收机要求能够实现高截获概率、高灵敏度、近乎实时的信号处理能力。双信号数据率转换技术是宽带数字侦察接收机关键技术之一,是解决宽带数字接收机中前端高速ADC采样的高速数据流与后端DSP处理速度之间瓶颈问题的可行方案。测频技术以及带通滤波,即宽带数字下变频技术,是实现数据 ...
https://www.eeworm.com/dl/514/9970.html
下载: 62
查看: 1079

学术论文 地面数字电视融合方案发端的FPGA设计与仿真

本项目完成的是中国地面数字电视融合方案发端系统的FPGA设计与实现。采用Stratix系列的EP1S80F1020C5FPGA为基础构建了主硬件处理平台。系统中能量扩散、LDPC编码、符号交织、星座映射、同步PN头插入、3780点IFFTOFDM调制以及信号成形4倍插值滚降滤波器等都是基于FPGA硬件设计实现的。本文首先介绍了数字电视的发展现状,融 ...
https://www.eeworm.com/dl/514/9971.html
下载: 99
查看: 1074

学术论文 基于FPGA的高速采样自适应滤波系统的研究

自适应滤波器的硬件实现一直是自适应信号处理领域研究的热点。随着电子技术的发展,数字系统功能越来越强大,对器件的响应速度也提出更高的要求。 本文针对用通用DSP 芯片实现的自适应滤波器处理速度低和用HDL语言编写底层代码用FPGA实现的自适应滤波器开发效率低的缺点,提出了一种基于DSP Builder系统建模的设计方法。以 ...
https://www.eeworm.com/dl/514/9973.html
下载: 142
查看: 1080

学术论文 基于FPGA组的ASIC逻辑验证技术研究

随着ASIC设计规模的增长,功能验证已成为整个开发周期的瓶颈。传统的基于软件模拟和硬件仿真的逻辑验证方法已难以满足应用的要求,基于FPGA组的原型验证方法能有效缩短系统的开发周期,可提供更快更全面的验证。由于FPGA芯片容量的增加跟不上ASIC设计规模的增长,单芯片已无法容纳整个设计,所以常常需要对设计进行逻辑分割 ...
https://www.eeworm.com/dl/514/9977.html
下载: 77
查看: 1068