搜索结果
找到约 434 项符合
互连 的查询结果
按分类筛选
- 全部分类
- 技术资料 (240)
- 学术论文 (37)
- 可编程逻辑 (14)
- 通信网络 (12)
- 单片机编程 (10)
- PCB相关 (9)
- 技术书籍 (7)
- 系统设计方案 (7)
- DSP编程 (5)
- 模拟电子 (5)
- Internet/网络编程 (5)
- 单片机开发 (5)
- 通讯/手机编程 (4)
- 嵌入式综合 (4)
- 教程资料 (4)
- 网络 (4)
- 电子书籍 (3)
- 其他 (3)
- 电子书籍 (3)
- Java编程 (3)
- 文件格式 (3)
- 网络及电脑 (2)
- 接口技术 (2)
- 其他书籍 (2)
- 串口编程 (2)
- 语音压缩 (2)
- 通讯编程文档 (2)
- 嵌入式/单片机编程 (2)
- 软件设计/软件工程 (2)
- 行业发展研究 (2)
- 认证考试资料 (2)
- VIP专区 (2)
- 源码 (1)
- 书籍 (1)
- 国标 (1)
- 电源技术 (1)
- 经验分享 (1)
- 行业应用文档 (1)
- 无线通信 (1)
- 数据库系统 (1)
- 书籍源码 (1)
- PCB图/BOM单/原理图 (1)
- 软件工程 (1)
- 工控技术 (1)
- allegro (1)
- Modem编程 (1)
- 游戏 (1)
- 编译器/解释器 (1)
- 磁盘编程 (1)
- 技术管理 (1)
- USB编程 (1)
- 文章/文档 (1)
- FlashMX/Flex源码 (1)
- VHDL/FPGA/Verilog (1)
- Oracle数据库 (1)
- SQL Server (1)
- Jsp/Servlet (1)
技术资料 TCPIP协议基础课件
LAN交换机用于多个LAN网段的相互连接,它在网络设备之间进行专用的无冲突的通讯,同时支持多个设备之间的对话。
学术论文 FPGA布线算法的研究
现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
技术资料 FPGA布线算法的研究.rar
现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
技术资料 FPGA布线算法的研究
现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
技术资料 TINI 的硬件结构和软件环境
概述新型网络互连设备—— TINI 的基本概念,介绍TINI 硬件结构的基本组成、地址空间及I/O, 并分析TINI 应用的软件开发环境和软件运行环境。
学术论文 基于FPGA组的ASIC逻辑验证技术研究
随着ASIC设计规模的增长,功能验证已成为整个开发周期的瓶颈。传统的基于软件模拟和硬件仿真的逻辑验证方法已难以满足应用的要求,基于FPGA组的原型验证方法能有效缩短系统的开发周期,可提供更快更全面的验证。由于FPGA芯片容量的增加跟不上ASIC设计规模的增长,单芯片已无法容纳整个设计,所以常常需要对设计进行逻辑分割 ...
技术资料 基于FPGA组的ASIC逻辑验证技术研究
随着ASIC设计规模的增长,功能验证已成为整个开发周期的瓶颈。传统的基于软件模拟和硬件仿真的逻辑验证方法已难以满足应用的要求,基于FPGA组的原型验证方法能有效缩短系统的开发周期,可提供更快更全面的验证。由于FPGA芯片容量的增加跟不上ASIC设计规模的增长,单芯片已无法容纳整个设计,所以常常需要对设计进行逻辑分割 ...
通信网络 电子线路设计中常见总线概述
微处理器中总线一般有内部总线、系统总线和外部总线。内部总线是各外围芯片与处理器之间的总线,用于芯片一级的互连