搜索结果
找到约 1,481 项符合
互斥锁 的查询结果
单片机编程 at89s52开发板学习板实验板使用说明书
实验板结合了单片机在线编程(烧写)功能及程序运行功能,使得用户一板在手便拥有了编程器和实验板两套设备。通过带锁按压开关方便地实现系统编程状态和程序运行状态之间的转换,马上能观察编程的运行结果,从而免去了单片机开发中必须的昂贵的硬件仿真器和专用编程器的开销。同时由于在线编程,不用频繁反复拔、插单片机, ...
单片机编程 MCS-51 单片机的系统扩展问题
本章主要介绍51系列单片机系统扩展问题,在本章中要研究较多的硬件方面及硬软结合方面的问题,本章与第一章关系密切,在学习本章内容之前,要先明确51系列单片机本身的系统资源,可先复习一下前面几章的有关单片机硬件组成方面的内容。
本章将介绍以下具体内容:    系统扩展的含义、单片机的地址总线和数 ...
DSP编程 第12章 锁相环和低功耗模式 (1学时)
TMS320LF240x DSP 课件
教程资料 基于FPGA的多功能频率计的设计
基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01% ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
通信网络 毫米波低相噪捷变频高分辨率雷达频率源设计
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波 ...
通信网络 一种软件无线电与认知引擎的接口实现方法
为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模 ...
通信网络 单工无线呼叫系统资料
发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体
传感与控制 基于一种智能遥控条形码车锁的研究
最近汽车防盗成为了人们广泛关注的问题。一些不法分子利用设备干扰遥控锁车,车钥匙不能正常发射信号,致使部分车主不能将汽车上锁,从而进行偷车。很多国际著名的汽车厂商大力研究的遥控车钥匙在此时会出现问题,于是有了本设计构想。本设计利用了最经济,实用的自动识别技术—条形码,充分利用了条形码的输入速度快 ...