找到约 2,052 条结果
www.eeworm.com

可编程自动控制控制跑马灯

sbit P10 = P1^0; //头文件中没有定义的IO 就要自己来定义了
sbit P11 = P1^1;
sbit P12 = P1^2;
sbit P13 = P1^3;
bit
2013-11-20 02:40:01 下载 185 查看 1,176
www.eeworm.com

Altera DE教学开发板中文用户手册

进行涉及音频和视频的实验时,也有标准MC、line-in video-in(TV Decoder)和VGA(10-bit dac),这些特点都能够被用来制作CD质量的音频应用程序和专业的视频图象。
2022-04-01 05:30:02 下载 3 查看 8,049
www.eeworm.com

基于ARM的数据采集卡研制

为检验本数据采集卡的ADC和DAC精度,设计实验利用DAC输出波形,并利用ADC将采集到的波形通过LabVIEW显示,测量结果显示两者电压值误差均在可允许的3LSB(Least Significant Bit
2023-06-19 01:50:03 下载 7 查看 3,389
www.eeworm.com

音频通信中过采样DAC的设计及FPGA实现.rar

根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的3阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。
2023-09-30 06:40:01 下载 6 查看 8,414
www.eeworm.com

基于FPGA的频率域MPEG2码率转换硬件实现.rar

根据MPEG-2相应的转码理论,完成了对系统解码模块相应的连接和调试,对解码模块以真实的bit流进行了贴近板级的情况的仿真。
2023-10-06 09:00:02 下载 2 查看 5,377
www.eeworm.com

摸屏控制器芯片的高精度低功耗ADC设计

本文详细闸述了采川SMIC 2P2M的O.35 gm CMOS L艺设计的肇,:触谈屏控制器芯片 的12_bit 125kHz采样速率SAR ADC的设计及具体实现。
2024-02-03 22:00:02 下载 4 查看 8,509
www.eeworm.com

基于FPGA的频率域MPEG2码率转换

根据MPEG-2相应的转码理论,完成了对系统解码模块相应的连接和调试,对解码模块以真实的bit流进行了贴近板级的情况的仿真。
2024-03-08 00:50:01 下载 4 查看 5,647
www.eeworm.com

VIP专区-嵌入式/单片机编程源码精选合集系列(79)

AD7788 16bit A/D转换程序 AD7788 16bit A/D转换程序.
31. TMS320F2407的DSP最小系统开发板的电路原理图及相关说明..
32.
2015-04-24 09:50:57 下载 78 查看 8,501
www.eeworm.com

SiC MOSFET为什么会使用4引脚封装

首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。
2021-11-07 21:30:01 下载 1 查看 5,759
www.eeworm.com

matlab经典习题及解答

1.1 与其他计算机语言相比较,MATLAB语言突出的特点是什么

2022-08-12 20:30:02 下载 7 查看 4,159
www.eeworm.com

基于FPGA的电力系统谐波检测方法

最后以FPGA芯片XC2S200为硬件平台,以ISE6.0为软件平台,利用VHDL语言描述的方式实现了512点16Bit的快速傅立叶变换系统,并进行了仿真、综合等工作。
2013-06-02 19:10:01 下载 187 查看 1,126
www.eeworm.com

自动检测80C51串行通讯中的波特率

显然,最快捷的方法是检测一个单独位时间(single bit time),以确定接收波特率应该是多少。可是,在RS-232 模式下,许多ASCII 字符并不能测量出一个单独位时间。
2014-08-22 08:45:16 下载 175 查看 1,095
www.eeworm.com

Atmel芯片9X25的Linux调试笔记—ARM进阶之路

晶振时钟晶振12MHZ,32.768KHZ

4RAM用的是1Gbit=1204/8=128MB的

(DDR2)(miro 美光1.8V的MT47H64M16HR,16位的64M*16bit

2022-07-24 18:00:02 下载 4 查看 4,433
www.eeworm.com

对单片机C语言教材中一段程序的分析

when it comes to the internal hardware and port operation of the single chip computer,especially the bit
2023-10-04 04:50:01 下载 5 查看 5,453
www.eeworm.com

基于FPGA的电力系统谐波检测方法的研究.rar

最后以FPGA芯片XC2S200为硬件平台,以ISE6.0为软件平台,利用VHDL语言描述的方式实现了512点16Bit的快速傅立叶变换系统,并进行了仿真、综合等工作。
2023-10-05 11:10:01 下载 7 查看 9,551
www.eeworm.com

基于FPGA的电力系统谐波检测方法

最后以FPGA芯片XC2S200为硬件平台,以ISE6.0为软件平台,利用VHDL语言描述的方式实现了512点16Bit的快速傅立叶变换系统,并进行了仿真、综合等工作。
2024-03-05 17:10:01 下载 8 查看 4,876
www.eeworm.com

AVR单片机转速表

0xff;  
      DDRA|=0x0f;  
        PORTA=~BIT
2016-03-09 17:12:28 下载 1 查看 135
www.eeworm.com

基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明

osd_hs;

assign vga_out_vs = osd_vs;

assign vga_out_r  = osd_r[7:3]; //discard low bit

2021-12-18 21:30:01 下载 3 查看 5,665
www.eeworm.com

ARMCortex-M0LPC1114入门手册

幸运的是,即使你不会51单片机,Ration也可以带领你彻底征服这个看似复杂实则简单的单片机

不管是什么单片机,本质上都一样,对外表现为N个引脚,用引脚的高低电平变化来完成各种控制通信工作。

2022-04-02 20:30:01 下载 3 查看 8,095
www.eeworm.com

FPGA那些事儿--TimeQuest静态时序分析REV7.0

两年前,编辑《时序篇》之际,笔者忽然对TimeQuest 产生兴趣,可是笔者当时却就连

时序是什么也不懂,更不明白时序有理想和物理之分,为此笔者先着手理想时序的研究。

2022-05-02 22:00:01 下载 11 查看 4,701
‹ 上一页 1 ... 90 91 92 93 94 95 96 97 98 99 100 ... 103 下一页 ›