找到约 1,746 条结果
www.eeworm.com
2022-05-08 11:00:01
下载 9
查看 511
www.eeworm.com
是什么还在要求更高的压缩速率?还有被我们遗忘的地方吗?还有什么应用让我们继续追求更精妙的压缩算法? 在作者看来,这个应用领域就是移动视频服务。
2023-11-02 04:30:01
下载 6
查看 5,415
www.eeworm.com
是什么还在要求更高的压缩速率?还有被我们遗忘的地方吗?还有什么应用让我们继续追求更精妙的压缩算法? 在作者看来,这个应用领域就是移动视频服务。
2024-02-16 05:20:01
下载 9
查看 2,209
www.eeworm.com
6) 接收机的门限不同... 23 第十五章 【卫视知识】... 24 一、 数字卫星电视系统简介... 24 (1) DTH系统的组成... 24 二、 什么是地球同步卫星... 26 三、 IRD是什么
2024-09-17 11:50:02
下载 9
查看 7,805
www.eeworm.com
同时在ModelSim SE6.1d软件下进行了系统功能仿真,并且在Altera公司的FPGA设计软件QuartusⅡ6.0下进行了系统时序仿真。
2013-07-10 05:30:01
下载 76
查看 1,137
www.eeworm.com
4)设计以Altera公司的QuartusⅡ为开发平台,利用FPGA芯片EP1C6Q240C8完成了信道编码各模块及QPSK调制的硬件实现,通过Verilog HDL描述和时序仿真来验证算法的可行性,并给出系统设计中减少毛刺的方法
2013-06-26 03:20:02
下载 175
查看 1,162
www.eeworm.com
设计单神经元PID智能控制器,针对特定的被控对象,对其进行仿真实验,获得比较理想的系统输出;然后,研究基于FPGA的单神经元智能控制算法的实现,对控制器进行VHDL语言分层设计,使用Altera公司的软件QuartusⅡ6.1
2013-04-24 16:38:21
下载 83
查看 1,129
www.eeworm.com
在分析了所需要的资源的基础上,课题决定采用Altera的Cyclone EP1C12 FPGA设计视频信号处理模块,在Quartus II和modelsim平台下,用Verilog HDL语言开发。
2013-05-19 00:30:02
下载 37
查看 1,142
www.eeworm.com
然后在第二章中介绍了FPGA的发展,FPGA/CPLD的特点,并介绍了Cyclone Ⅱ系列FPGA的硬件结构,硬件描述语言,开发工具Quartus Ⅱ以及FPGA开发的一般原则。
2013-04-24 16:38:32
下载 136
查看 1,121
www.eeworm.com
在QuartusⅡ集成环境中进行FPGA的开发,使用VHDL语言和原理图输入法进行电路设计。
2013-04-24 16:38:33
下载 128
查看 1,093
www.eeworm.com
本文在quartus全面仿真设计方案的基础上,全面验证了硬件实现AESCBC方案的正确性,全面分析了本设计加密解密的性能。
2013-05-29 19:40:01
下载 161
查看 1,112
www.eeworm.com
根据系统设计的设计要求,以及现有芯片使用情况比较,本文选用Altera公司的:FPGA芯片,应用公司提供的Dspbuilder作为系统级的开发工具,应用Quartus Ⅱ作为综合、布局布线工具实现数字上下变频处理部分设计
2013-06-21 21:00:01
下载 155
查看 1,094
www.eeworm.com
对该系统在不同信噪比情况下的错误概率进行了计算,并绘出了信噪比-错误概率曲线;其次,利用DSPBuilder中的Signalcompiler将Chen-Mobius多路通信系统的主体模块(函数及积分器的产生等)转化成HDL硬件语言,后在QuartusⅡ
2013-07-24 08:10:02
下载 27
查看 1,141
www.eeworm.com
...... 6
2.2.1 使用QUATUSII BLOCK EDITOR 建立原理图文件.............................. 7
2.2、2 使用 QUARTUS
2015-10-08 18:09:06
下载 1
查看 139
www.eeworm.com
同时在ModelSim SE6.1d软件下进行了系统功能仿真,并且在Altera公司的FPGA设计软件QuartusⅡ6.0下进行了系统时序仿真。
2023-09-26 12:40:02
下载 2
查看 5,113
www.eeworm.com
4)设计以Altera公司的QuartusⅡ为开发平台,利用FPGA芯片EP1C6Q240C8完成了信道编码各模块及QPSK调制的硬件实现,通过Verilog HDL描述和时序仿真来验证算法的可行性,并给出系统设计中减少毛刺的方法
2023-09-27 08:00:01
下载 4
查看 7,516
www.eeworm.com
设计单神经元PID智能控制器,针对特定的被控对象,对其进行仿真实验,获得比较理想的系统输出;然后,研究基于FPGA的单神经元智能控制算法的实现,对控制器进行VHDL语言分层设计,使用Altera公司的软件QuartusⅡ6.1
2023-09-28 13:10:01
下载 9
查看 8,978
www.eeworm.com
在分析了所需要的资源的基础上,课题决定采用Altera的Cyclone EP1C12 FPGA设计视频信号处理模块,在Quartus II和modelsim平台下,用Verilog HDL语言开发。
2023-09-29 07:20:01
下载 1
查看 2,077
www.eeworm.com
在控制系统构成上,以Altera的Cyclone系列FPGA为核心部件,应用QuartusⅡ图形输入与Verilog:HDL相结合进行FPGA设计;以K型热电偶为测温传感器、SBWR温度变送器为变送模块
2023-09-29 22:40:02
下载 8
查看 6,118
www.eeworm.com
(3)设计了以NIOSⅡ软核为核心的嵌入式系统,使用SOPCbuilder将SDRAM、FLASH等部分集成起来,在QuartusⅡ中编译后,在EP1C12的平台上完成了测试。
2023-09-29 23:50:01
下载 2
查看 3,225