找到约 1,746 条结果
www.eeworm.com
讨论了硬件设计方面重点对具体核心器件结构、特点以及有关FPGA的设计流程和控制器Verilog HDL硬件编程语言代码方面内容,确定了基于FPGA浮点运算及矩阵运算单元的Verilog HDL设计方法,在Quartus
2013-07-07 09:10:01
下载 90
查看 1,411
www.eeworm.com
所设计的VHDL代码经QuartusⅡ综合、布局布线、管脚分配后,在FPGA内部可以达到104.46Mhz的电路工作速度,FPGA与硬盘之间采用ATA接口的UltraDMA模式2传输方式,可以达到33.3MByte
2013-08-05 04:30:02
下载 176
查看 1,164
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2013-07-17 13:20:01
下载 65
查看 1,149
www.eeworm.com
整体设计及其各个模块都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平台上进行了逻辑综合及功能时序仿真,综合与仿真的结果表明,基于FPGA的模糊控制器芯片消耗较少的硬件资源,
2013-04-24 16:38:38
下载 200
查看 1,116
www.eeworm.com
NIOS ii 应用实验UART接口测试cycloen4e FPGA源码 fpga quartu工程文件, Quartus软件版本11.0, FPGA型号为CYCLONE4E系列中的EP4CE6E22C8
2021-10-21 15:30:01
下载 7
查看 1,567
www.eeworm.com
本设计中,FPGA芯片的设计
和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus IⅡ
并结合Verilog-HDL
2022-08-10 21:00:02
下载 4
查看 4,436
www.eeworm.com
在Quartus II环境下,采用模块化设计思想,借助Verilog语言及调用FPGA内部IP核完成了系统逻辑设计,包括:12C配置模块、有效数据提取模块、灰度分量提取模块、帧缓存模块、图像算法处理模块
2023-06-03 06:20:07
下载 7
查看 2,863
www.eeworm.com
整个设计及各个模块都在Altera公司的开发环境QuartusⅡ以及第三方仿真软件Modelsim上进行了仿真及逻辑综合。
2023-06-27 16:40:30
下载 4
查看 5,992
www.eeworm.com
讨论了硬件设计方面重点对具体核心器件结构、特点以及有关FPGA的设计流程和控制器Verilog HDL硬件编程语言代码方面内容,确定了基于FPGA浮点运算及矩阵运算单元的Verilog HDL设计方法,在Quartus
2023-09-27 00:20:01
下载 4
查看 1,215
www.eeworm.com
最后,运用Verilog HDL编程语言在QUARTUSⅡ软件平台上,完成了码率1/2的一类通用LDPC码编码器和基于BP based算法的并行译码的译码器的硬件设计,并利用Signal TapⅡ在电路板上得到了验证
2023-09-30 04:30:01
下载 5
查看 6,383
www.eeworm.com
本文中的主控制器采用Verilog HDL作为硬件描述语言,系统在Quartus Ⅱ 6.0,Modelsim SE 6.0软件平台下开发,采用FPGA可编程芯片,让整个系统拥有了较大的灵活性,不仅提高了数字接口的转换速度
2023-10-02 02:40:01
下载 1
查看 6,174
www.eeworm.com
并在Altera QuartusⅡ 6.0集成开发环境下,采用Verilog HDL语言和调用Altera IP Core单元加以实现。 此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2023-10-03 08:30:01
下载 1
查看 8,397
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2023-10-04 06:10:01
下载 6
查看 7,200
www.eeworm.com
所设计的VHDL代码经QuartusⅡ综合、布局布线、管脚分配后,在FPGA内部可以达到104.46Mhz的电路工作速度,FPGA与硬盘之间采用ATA接口的UltraDMA模式2传输方式,可以达到33.3MByte
2023-10-31 19:10:01
下载 4
查看 4,649
www.eeworm.com
ASIC的不同,论述采用FPGA原型技术验证芯片设计的必要性,优势和局限.通过对ASIC设计流程的研究,论文提出一种快速、高效的将ASIC设计转化为FPGA设计的流程,并且介绍实现此流程的相关EDA工具(Quartus
2024-01-23 06:40:02
下载 1
查看 1,757
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2024-03-25 16:00:01
下载 8
查看 9,478
www.eeworm.com
并在Altera QuartusⅡ 6.0集成开发环境下,采用Verilog HDL语言和调用Altera IP Core单元加以实现。 此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2024-03-30 19:00:01
下载 1
查看 1,730
www.eeworm.com
本文中的主控制器采用Verilog HDL作为硬件描述语言,系统在Quartus Ⅱ 6.0,Modelsim SE 6.0软件平台下开发,采用FPGA可编程芯片,让整个系统拥有了较大的灵活性,不仅提高了数字接口的转换速度
2024-04-02 23:20:01
下载 10
查看 119
www.eeworm.com
整体设计及其各个模块都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平台上进行了逻辑综合及功能时序仿真,综合与仿真的结果表明,基于FPGA的模糊控制器芯片消耗较少的硬件资源,
2024-04-08 19:40:01
下载 9
查看 8,395
www.eeworm.com
利用开发工具ModelSim6.2和QuartusⅡ7.2,并结合硬件描述语言Verilog,以EP2S60F1020C3开发板为目标器件完成了DDS设计的开发、仿真、综合及在线逻辑调试与分析。
2024-07-04 03:30:02
下载 2
查看 3,788