找到约 2,189 条结果
www.eeworm.com
摘要:本设计充分利用ALTERA公司的CycloneII系列FPGA的特性,构建了逆变弧焊电源的数字化控制系统。本设计在FPGA中实现数字化的PI和数字化的PWM控制。
2013-11-26 04:13:01
下载 31
查看 1,075
www.eeworm.com
NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计
2014-12-28 20:19:01
下载 117
查看 1,164
www.eeworm.com
NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计
2015-01-02 00:07:01
下载 166
查看 1,085
www.eeworm.com
提出了一种基于核心处理单元为Altera NiosⅡ的SoPC的智能低应变反射波检测系统。介绍了低应变反射波检测法,探讨了系统具体的软硬件设计。
2013-11-20 11:24:01
下载 57
查看 1,063
www.eeworm.com
电路系统采用基于Altera 公司的FPGA技术进行设计,以Verilog HDL 为描述语言,Modelsim 仿真结果表明,该方案能够实现预定目标,实现480 × RGB ×640 彩色OLED 屏
2022-11-22 12:20:02
下载 2
查看 5,192
www.eeworm.com
本文提出并研制一种基于SOPC的红外图像实时处理系统,以UL IS公司的UL 01 01 1型红外探头为基础器件,以Altera公司Cyclone Ⅰ系列FPGA芯片为处理核心,实时完成数据采集、图像处理和模拟输出
2024-09-07 03:00:02
下载 2
查看 4,475
www.eeworm.com
x86破解器下载方法:
首先安装Quartus II 11.0软件(默认是32/64-Bit一起安装):
用Quartus_II_11.0_x86破解器(内部版).exe破解C:\altera
2013-11-01 12:08:01
下载 171
查看 1,176
www.eeworm.com
并在Altera QuartusⅡ 6.0集成开发环境下,采用Verilog HDL语言和调用Altera IP Core单元加以实现。 此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2023-10-03 08:30:01
下载 1
查看 8,397
www.eeworm.com
并在Altera QuartusⅡ 6.0集成开发环境下,采用Verilog HDL语言和调用Altera IP Core单元加以实现。 此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2024-03-30 19:00:01
下载 1
查看 1,730
www.eeworm.com
本文主要采用了Altera公司生产的FPGA芯片EP1C6Q240C8和DALLAS公司生产的E1接口芯片DS26521,基于ProtelDXP软件设计语音中继接口的硬件电路,使用Altera提供的QuartusⅡ
2023-10-02 17:30:02
下载 5
查看 1,323
www.eeworm.com
本文主要采用了Altera公司生产的FPGA芯片EP1C6Q240C8和DALLAS公司生产的E1接口芯片DS26521,基于ProtelDXP软件设计语音中继接口的硬件电路,使用Altera提供的QuartusⅡ
2024-03-02 10:40:01
下载 2
查看 6,385
www.eeworm.com
在网上搜索“MIPIDSI接口与LVDS接口区别”找到的答案基本上是描述MIPIDSl接口是什么,LVDS接口是什么,没有直接回答该问题。深入了解这些资料后,有了一些眉目,整理如下。
2022-06-24 09:00:01
下载 10
查看 8,908
www.eeworm.com
究竟是什么原因让嵌入式Linux 发展如此迅速呢?又究竟是什么原因让它能与强劲的
Vxworks、Window CE相抗衡呢?这一切还是要归根于它的父亲——Linux的功劳。
2022-09-20 11:20:02
下载 9
查看 5,713
www.eeworm.com
设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera
2013-10-09 02:44:01
下载 172
查看 1,138
www.eeworm.com
设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera
2013-10-13 19:32:01
下载 146
查看 1,104
www.eeworm.com
文中首先描述了基于现场可编程门阵列(FPGA)的硬件电路;然后研究了在8×8LED发光二极管点阵上显示滚动汉字的原理,并给出了基于ALTERA的参数化模型库LPM描述其功能的VHDL语言程序设计;最后对使用
2016-06-08 00:34:01
下载 25
查看 1,123
www.eeworm.com
class="fontstyle0">本文主要研究了基于 DSP 和 FPGA 的车牌识别系统, 充分利用 TI 公司达芬奇系列
DM6446 DSP 的强大运算能力、 以及 Altera
2017-05-30 09:37:59
下载 2
查看 105
www.eeworm.com
此 ADC 解决方案由 MAX 10 器件外设中的硬核 IP 模块和通过 Altera 模块化 ADC IP 内核的软逻辑构成。
2023-02-18 02:40:05
下载 2
查看 5,335
www.eeworm.com
提升算法不依赖于傅立叶变换,降低了运算复杂度,非常适合硬件实现.采用基于Matlab和Simulink的设计工具DSP Builder,设计5/3提升小波变换Model,并在Quartus Ⅱ工具下进行综合、仿真和下载,在Altera
2023-05-31 19:50:03
下载 7
查看 4,979
www.eeworm.com
设计和实现了一个以Altera FPGA的Cyclone器件EP1C6Q240C8为核心的多功能实验板.它分为核心板和扩展板, 用户可以结合QuartusII集成开发环境, 使用VHDL语言、Verilog
2024-09-06 06:30:02
下载 1
查看 4,747