找到约 1,260 条结果
www.eeworm.com
软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。
2013-06-09 17:50:01
下载 198
查看 1,149
www.eeworm.com
软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。
2023-10-04 01:50:01
下载 3
查看 7,751
www.eeworm.com
软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。
2024-04-07 00:10:01
下载 2
查看 8,232
www.eeworm.com
首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。
2021-11-07 21:30:01
下载 1
查看 5,759
www.eeworm.com
1.1 与其他计算机语言相比较,MATLAB语言突出的特点是什么?
2022-08-12 20:30:02
下载 7
查看 4,159
www.eeworm.com
幸运的是,即使你不会51单片机,Ration也可以带领你彻底征服这个看似复杂实则简单的单片机
不管是什么单片机,本质上都一样,对外表现为N个引脚,用引脚的高低电平变化来完成各种控制通信工作。
2022-04-02 20:30:01
下载 3
查看 8,095
www.eeworm.com
两年前,编辑《时序篇》之际,笔者忽然对TimeQuest 产生兴趣,可是笔者当时却就连
时序是什么也不懂,更不明白时序有理想和物理之分,为此笔者先着手理想时序的研究。
2022-05-02 22:00:01
下载 11
查看 4,701
www.eeworm.com
从调试到现在已经烧毁了5片stm32都是cpu短路,等有空查查是什么原因。
2022-06-10 17:30:01
下载 7
查看 5,856
www.eeworm.com
前端数据采集模块的FPGA控制高速AD转换器将输入的模拟量信号采集后,存储在由DDRSDRAM构成的大容量缓存中,再经过嵌入式系统中的微控制器进行各种处理,然后将处理结果保存在ARM系统的SDRAM内存
2013-04-24 16:38:26
下载 94
查看 1,126
www.eeworm.com
,并介绍了FPGA的设计方法及开发流程;接着介绍了PAL制视频采集的相关知识及设计,其中主要包括基于I2C总线的模拟视频解码控制、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM
2013-04-24 16:38:35
下载 102
查看 1,108
www.eeworm.com
仲裁与控制模块是顶模块的主体部分,主要实现系统状态机和时序控制;参数表模块主要实现SDRAM存储器的控制器接口,用于图像处理时读取参数信息。
2013-05-19 11:20:01
下载 72
查看 1,166
www.eeworm.com
第三,在熟悉了S3C64lO处理器的
体系结构基础上设计出了下列电路原理图:电源及复位电路,时钟电
路,DDR SDRAM和FLASH存储器电路,USB接口电路,串口电路,<
2013-11-22 07:16:01
下载 197
查看 1,129
www.eeworm.com
..... 27
9 高速,异步SRAM ....................................................... 27
10 高速,同步SDRAM
2015-10-08 18:09:06
下载 1
查看 139
www.eeworm.com
仲裁与控制模块是顶模块的主体部分,主要实现系统状态机和时序控制;参数表模块主要实现SDRAM存储器的控制器接口,用于图像处理时读取参数信息。
2023-06-27 04:20:03
下载 8
查看 9,297
www.eeworm.com
在硬件设计上,详细介绍了NIOSⅡ硬件系统的生成,包括SDRAM控制器、PIO控制器和电路逻辑镜像设计等。同时设计与IP核相对应的外部硬件电路。
2023-09-29 22:10:02
下载 2
查看 1,123
www.eeworm.com
(3)设计了以NIOSⅡ软核为核心的嵌入式系统,使用SOPCbuilder将SDRAM、FLASH等部分集成起来,在QuartusⅡ中编译后,在EP1C12的平台上完成了测试。
2023-09-29 23:50:01
下载 2
查看 3,225
www.eeworm.com
(2)实现图像格式转换及帧率提升 将图像传感器套件输出的PAL(逐行倒相)制数字YUV(4∶2∶2)格式信号转换成RGB(5∶6∶5)格式,利用两个SDRAM作为帧缓存,采用场间插值算法,完成隔行到逐行的转换
2023-10-05 01:10:01
下载 8
查看 6,382
www.eeworm.com
前端数据采集模块的FPGA控制高速AD转换器将输入的模拟量信号采集后,存储在由DDRSDRAM构成的大容量缓存中,再经过嵌入式系统中的微控制器进行各种处理,然后将处理结果保存在ARM系统的SDRAM内存
2023-11-04 14:00:03
下载 1
查看 622
www.eeworm.com
存储模块主要包括NAND Flash、SDRAM及SD卡的扩展,进行了各存储芯片与$3C2410的接口电路设计,并设计了NAND Flash和SD卡的驱动程序。
2023-12-24 22:40:02
下载 8
查看 3,915
www.eeworm.com
,并介绍了FPGA的设计方法及开发流程;接着介绍了PAL制视频采集的相关知识及设计,其中主要包括基于I2C总线的模拟视频解码控制、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM
2024-02-22 05:30:01
下载 1
查看 6,331