找到约 1,164 条结果
www.eeworm.com
然后利用EDA仿真工具ModelSim-Altera6.1g进行了逻辑仿真。本设计满足系统功能和性能的要求,可以直接用于实时GPS接收机系统的设计中,为自主设计GPS接收机奠定了基础。
2013-04-24 16:38:21
下载 62
查看 1,162
www.eeworm.com
@@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus
2013-07-31 22:40:01
下载 108
查看 1,093
www.eeworm.com
@@ 本文使用硬件描述语言Verilog,以红色飓风 II开发板作为硬件平台,在开发工具QUARTUSII 6.0和MODELSIM_SE 6.1B环境中完成软核的设计与仿真验证。
2013-04-24 16:38:22
下载 167
查看 1,163
www.eeworm.com
并对该测量系统各组成部分的硬件电路进行详细的分析和设计;随后论文又介绍了气压高度测量系统中FPGA的相关软件设计,并就FPGA内部所设计的各功能模块的作用、模块内部结构和工作流程进行详细的论述;最后使用Modelsim
2013-04-24 16:38:36
下载 199
查看 1,165
www.eeworm.com
所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。
2013-07-21 20:50:01
下载 27
查看 1,132
www.eeworm.com
输出和时钟规划
第9讲 编程与调试
第8讲 Vivado里最常用的5个Tcl命令
第7讲 增量实现
第6讲 实现
第5讲 综合的基本设置和综合属性
第4讲 基于ModelSim
2022-06-13 19:00:02
下载 3
查看 8,827
www.eeworm.com
系统的软件设计采用Verilog HDL语言编程,在Xilinx ISE软件开发平台上完成编译和综合,并选用ModelSim SE 6.0完成了波形仿真。
2022-06-18 06:20:01
下载 2
查看 608
www.eeworm.com
并对该测量系统各组成部分的硬件电路进行详细的分析和设计;随后论文又介绍了气压高度测量系统中FPGA的相关软件设计,并就FPGA内部所设计的各功能模块的作用、模块内部结构和工作流程进行详细的论述;最后使用Modelsim
2023-06-12 06:10:03
下载 6
查看 8,498
www.eeworm.com
然后利用EDA仿真工具ModelSim-Altera6.1g进行了逻辑仿真。本设计满足系统功能和性能的要求,可以直接用于实时GPS接收机系统的设计中,为自主设计GPS接收机奠定了基础。
2023-09-26 04:50:02
下载 4
查看 1,453
www.eeworm.com
@@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus
2023-09-26 15:00:01
下载 7
查看 7,294
www.eeworm.com
3)在深入分析故障模拟基本理论的基础上,结合FPGA自身的特点,使用注入故障的电路和双端口内存存储故障列表的方法,设计并实现了一种具有故障选择和故障摘除功能的故障模拟器; (4)在QuartusII和Modelsim
2023-09-26 15:30:01
下载 1
查看 4,139
www.eeworm.com
对以上设计,采用Verilog HDL语言实现它们的RTL级的设计,并且在Modelsim环境下建立测试平台,完成了仿真验证。
2023-09-29 01:00:01
下载 3
查看 1,511
www.eeworm.com
@@ 本文使用硬件描述语言Verilog,以红色飓风 II开发板作为硬件平台,在开发工具QUARTUSII 6.0和MODELSIM_SE 6.1B环境中完成软核的设计与仿真验证。
2023-09-30 18:40:01
下载 9
查看 3,901
www.eeworm.com
并对该测量系统各组成部分的硬件电路进行详细的分析和设计;随后论文又介绍了气压高度测量系统中FPGA的相关软件设计,并就FPGA内部所设计的各功能模块的作用、模块内部结构和工作流程进行详细的论述;最后使用Modelsim
2023-10-06 22:50:01
下载 6
查看 2,898
www.eeworm.com
第三章主要讨论了论文中所用Xilinx公司Virtex-ⅡPro系列FPGA的性能、结构及其开发流程,并对其相应的开发平台ISE7.X和仿真工具ModelSim作了概括性的介绍。
2023-10-12 09:10:01
下载 4
查看 8,251
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2023-11-01 11:20:02
下载 5
查看 9,793
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2024-01-06 19:00:01
下载 2
查看 7,514
www.eeworm.com
所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。
2024-04-15 20:40:01
下载 8
查看 1,013
www.eeworm.com
实验在XINLINX ISE操作平台上完成,用ModelSim SE进行功能仿真和时序验证,达到设计要求后,将程序下载到SPARTEN3E开发板上,通过控制LCD液晶屏显示结果。
2024-05-28 01:10:01
下载 9
查看 5,172
www.eeworm.com
Modelsim 5.8C_crack.
34. 通过并口以及jtag烧写flash工作.
35. lwip 是一个嵌入式TCP/IP协议.
36.
2015-04-24 09:50:55
下载 17
查看 4,903