找到约 1,164 条结果
www.eeworm.com
(3)通过Verilog实现了OFDM发射端的FPGA设计,并通过Modelsim进行了仿真,包括映射调制模块、FFT模块、循环前缀插入模块、训练符号插入模块。
2023-09-28 15:40:01
下载 3
查看 7,614
www.eeworm.com
本论文依据IEEE802.11a以及IEEE802.16-2004物理层编译码的具体要求,研究了协议所规定的里德-所罗门码、卷积码的算法,先期用matlab进行理论算法仿真,然后用VHDL语言进行编写,在Modelsim5.0
2023-10-01 16:00:01
下载 1
查看 3,089
www.eeworm.com
对于每种编码器,分别设计了其整体结构,并对每种编码器的功能模块进行深入研究,设计完成后利用第3方软件MODELSIM对编码器进行了时序仿真;根据时序仿真结果和综合报告对三种编码方案进行比较,最终选择串行准循环编码器作为硬件实现的编码方案
2023-10-02 14:10:01
下载 6
查看 1,722
www.eeworm.com
3.采用软件仿真的方法设计和验证了MODELSIM仿真平台以及仿真波形图分析。 4.对比分析了FPGA和传统的ASIC开发过程的区别以及优缺点。
2023-10-03 06:50:01
下载 4
查看 1,912
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2023-10-03 13:00:01
下载 3
查看 9,156
www.eeworm.com
Max-Log-MAP算法子译码器关键运算单元的FPGA设计和基于3GPP标准的Turbo码译码器的内交织的FPGA设计进行了深入研究,完成了固定译码长度的Turbo码译码器的FPGA设计实现,并利用ModelSim
2023-10-08 17:30:01
下载 7
查看 3,127
www.eeworm.com
3、利用ModelSim仿真工具对程序进行功能仿真和时序仿真,以验证设计是否能获得所期望的功能,确定设计程序配置到逻辑芯片之后是否可以运行,以及程序在目标器件中的时序关系。
2023-10-10 21:10:01
下载 1
查看 756
www.eeworm.com
整个设计及各个模块都在Altera公司的开发环境QuartusⅡ以及第三方仿真软件Modelsim上进行了逻辑综合以及仿真。
2023-10-12 02:00:01
下载 6
查看 3,794
www.eeworm.com
Max-Log-MAP算法子译码器关键运算单元的FPGA设计和基于3GPP标准的Turbo码译码器的内交织的FPGA设计进行了深入研究,完成了固定译码长度的Turbo码译码器的FPGA设计实现,并利用ModelSim
2024-01-04 17:30:01
下载 6
查看 5,573
www.eeworm.com
其次,参照IEEE 802.15.3协议标准,设计了(2,1,6)卷积码Viterbi译码器,采用串行方式进行回溯译码,利用双口RAM存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,ModelSim
2024-01-05 08:20:01
下载 1
查看 5,496
www.eeworm.com
对于每种编码器,分别设计了其整体结构,并对每种编码器的功能模块进行深入研究,设计完成后利用第3方软件MODELSIM对编码器进行了时序仿真;根据时序仿真结果和综合报告对三种编码方案进行比较,最终选择串行准循环编码器作为硬件实现的编码方案
2024-02-10 23:50:01
下载 7
查看 3,948
www.eeworm.com
本文研究的系统分别在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等软件中进行了仿真和验证,并已交付使用。
2024-03-10 23:50:01
下载 8
查看 9,175
www.eeworm.com
本论文依据IEEE802.11a以及IEEE802.16-2004物理层编译码的具体要求,研究了协议所规定的里德-所罗门码、卷积码的算法,先期用matlab进行理论算法仿真,然后用VHDL语言进行编写,在Modelsim5.0
2024-04-15 00:10:01
下载 6
查看 4,541
www.eeworm.com
采用Synplifty Pro、ModelSim和TimingDesigner等各种EDA软件工具对系统中各个层次的模块进行时序设计、代码编写、仿真验证等。
2024-04-25 20:50:01
下载 4
查看 6,318
www.eeworm.com
减少了内部存储器访问频率;其次,在EBCOT扫描模块的设计实现中,设计采用了模板方式进行扫描,有效提高了EBCOT扫描的数据吞吐能力;最后,采用VHDL硬件描述语言对整个设计进行寄存器传输级描述,经过Modelsim
2024-05-28 10:50:01
下载 7
查看 8,722
www.eeworm.com
采用Mentor Graphics Inc.的Modelsim进行仿真,采用Synplicity Inc.的Synplify Pro 8.1完成设计综合,ISE 9.1i提供了Modelsim和Synplify
2023-09-28 10:50:01
下载 2
查看 2,645
www.eeworm.com
style="font-size: 9pt"> 3变压器在电力系统中的主要作用是什么
2013-11-07 17:44:01
下载 114
查看 1,090
www.eeworm.com
经典IC设计电子书培训教程-数字IC系统设计1102页
1.1 IC系统组成概述
IC系统是什么?
2022-02-20 21:30:01
下载 10
查看 10,113
www.eeworm.com
如果产品单一,也许感觉不到不使用分离思想来设计驱动的危害,但是我们想一下,这个世上被人们称道的多是什么?精品,艺术品!精品如何打造?注重细节,不只考虑单一需求!
2023-08-30 01:30:01
下载 1
查看 8,584
www.eeworm.com
设计基于Xilinx的Virtex- II系列的FPGA的硬件平台,在ISE7.1中编译综合,最后通过Modelsim仿真验证。分辨率为352×288大小的源图像,在不同的压缩等级设置下,均测试通过。
2013-04-24 16:38:23
下载 147
查看 1,149