找到约 1,096 条结果
www.eeworm.com
我们想通过说它不是什么东西的方法来描述它,它不是一组用于台式机 Java应用程序规范,如果你再观察仔细一些,你会发现所有的 J2ME组件都围绕一个中心,这些中心被称为configuration(配置 ,
2014-06-17 03:59:16
下载 94
查看 1,061
www.eeworm.com
2.自动控制系统的两种常用控制方式是什么? (填空)
开环控制和闭环控制
3.开环控制和闭环控制的概念?
2021-09-17 21:57:21
下载 1
查看 164
www.eeworm.com
第1章Python简介
本章主要讲解在开始学习Python之前,所需要了解到的Python的一些基本概念,包括Python是什么,Python的特点和常见的用途,以及Python
2022-07-20 05:00:02
下载 7
查看 8,043
www.eeworm.com
秒针的分辨率是秒,眼睛
反应快的,通过秒针在秒间的空格,我们甚至能分辨至约0.3秒,这是三针式机
械指针手表都可以做到的;而精度是什么
2022-08-16 04:00:02
下载 10
查看 1,159
www.eeworm.com
但
是什么时候能心潮澎湃地、相当着急地开始学STM32?日子在一天
一天过去!你开始行动了吗?没有行动的思索,永远都不可能入门!把这些时间
用来看书吧,效果能好一万倍。
2022-09-22 09:40:01
下载 9
查看 2,369
www.eeworm.com
他们的问题和关注点是什么?他们的担心是什么?他
们自己的要求,他们的行业或者国家的要求是什么?
2022-02-28 00:30:01
下载 9
查看 1,820
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2023-11-01 11:20:02
下载 5
查看 9,793
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2024-01-06 19:00:01
下载 2
查看 7,514
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-06-08 23:00:02
下载 38
查看 1,270
www.eeworm.com
设计过程首先进行硬件设计,在FPGA开发板上开发扩展板;其次用ISE开发软件进行FPGA数字化设计;在软件开发完成后,将配置生成的比特流文件通过JTAG电缆下载到FPGA开发板上,实现FPGA开发板与PC
2013-07-05 14:20:01
下载 187
查看 1,103
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2013-07-07 15:10:02
下载 188
查看 1,091
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-04-24 16:38:38
下载 160
查看 1,100
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2023-06-09 22:30:03
下载 7
查看 5,476
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2023-06-10 12:00:14
下载 10
查看 8,069
www.eeworm.com
设计过程首先进行硬件设计,在FPGA开发板上开发扩展板;其次用ISE开发软件进行FPGA数字化设计;在软件开发完成后,将配置生成的比特流文件通过JTAG电缆下载到FPGA开发板上,实现FPGA开发板与PC
2023-06-24 09:10:03
下载 3
查看 1,398
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2023-06-26 23:20:04
下载 2
查看 8,812
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2023-10-03 08:20:02
下载 8
查看 1,792
www.eeworm.com
本文是对基于FPGA的全数字QPSK通信系统进行了研究,首先讨论了QPSK通信系统的基本原理,并用Matlab仿真系统的误码率,其次,采用VHDL在XILINX公司ISE6.1开发环境下对系统的FPGA
2023-10-12 04:20:01
下载 8
查看 1,415
www.eeworm.com
内核模块到底是什么?模块是可以根据需要加载和卸载的代码段。它们扩展了内核的功能,而无需重新引导系统。例如。
2022-03-30 12:00:01
下载 5
查看 5,628
www.eeworm.com
第一章 RFID基础知识简介
1.1 RFID的定义
RFID是什么?
2022-06-22 04:50:02
下载 9
查看 3,366