找到约 8,857 条结果
www.eeworm.com
本文首先分析了容栅式数显卡尺各组成部分的工作原理,并采用模拟硬件描述语言Verilog-A对容栅传感器的结构及行为进行了建模与仿真,应用于芯片的数据处理,然后,根据容機系统的性能要求,进行了逻辑电路的设计
2023-09-13 12:30:01
下载 5
查看 392
www.eeworm.com
本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。
2023-09-26 02:50:01
下载 3
查看 4,996
www.eeworm.com
使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。
2023-09-26 03:30:02
下载 9
查看 2,665
www.eeworm.com
论文采用状态机控制及Verilog语言描述实现了串行的算术编码,在ISE9.1上编译综合,用Modelsim软件对代码进行了仿真,将编码仿真结果与JPEG2000开源C代码运行结果及其他文献中结果进行对比
2023-09-26 16:50:01
下载 9
查看 3,493
www.eeworm.com
设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。
2023-09-26 20:20:02
下载 10
查看 9,957
www.eeworm.com
本设计使用Verilog HDL对各模块进行了RTL级描述,并使用Quartus II7.2进行了逻辑仿真,最后使用Altera公司的FPGA芯片来进行验证。
2023-09-29 05:00:02
下载 10
查看 3,725
www.eeworm.com
全部设计采用Verilog语言描述,最大迭代次数为31次,译码器的时钟频率为120MHz。
2023-09-30 03:20:02
下载 8
查看 1,255
www.eeworm.com
⑷以Virtex-4系列XC4VFX12型号的FPGA芯片为核心完成了系统的电路设计,用Verilog HDL语言,完成了所有的逻辑代码设计。
2023-10-01 11:30:01
下载 5
查看 7,867
www.eeworm.com
本文中,采用自顶向下的设计方法将人脸检测系统分成若干个子模块,然后对每个子模块进行详细的设计和说明,给出了每个子模块的硬件架构、状态转换以及verilog实现后的仿真波形。
2023-10-02 11:20:02
下载 9
查看 9,732
www.eeworm.com
本文采用Verilog语言进行硬件电路描述,程序都是基于自顶向下的模块化的设计方法。利用ISE8.2、Synplifv Pro8.1和Modelsim6.1软件平台对各模块进行设计、仿真、实现。
2023-10-02 16:00:01
下载 3
查看 8,761
www.eeworm.com
采用Verilog HDL实现了这些模块,并在Quartus Ⅱ中进行了综合、仿真、验证。
2023-10-02 22:20:01
下载 4
查看 3,681
www.eeworm.com
在对CTC译码器设计时,采用了交织器、滑动窗技术,完成了CTC译码器的Verilog描述、仿真,并将得到的仿真结果进一步和C语言下的CTC仿真结果进行比较,表明其性能接近C语言仿真模型。
2023-10-07 06:00:02
下载 6
查看 7,530
www.eeworm.com
输入法之间做出比较,决定选用HDL输入法.第三章描述了具体的设计过程和设计手段,首先将简易计算机划分为运算器、CPU控制器、存储器、键盘接口和显示接口以及系统控制器,然后再往下分为下层子模块.输入法的语言使用的是Verilog
2024-01-15 03:30:02
下载 4
查看 575
www.eeworm.com
实现进行了设计和优化.在分析和研究算法原理的基础上,结合DES/3DES加密算法的自身特征,采用多级流水线结构设计,实现了加密数据的线速输出,大大提高了性能.结合Altera公司APEX20K的FPGA产品结构特征和Verilog
2024-01-19 11:00:01
下载 8
查看 7,855
www.eeworm.com
椭圆曲线上的运算和有限域上的运算.模块划分之后,利用自底向上的设计思路,主要针对有限域上的乘法运算进行了重要的改进,并对加法群中的标量乘运算的算法进行了分析、证明,以达到面积优化和快速执行的效果.具体设计中,采用硬件描述语言Verilog
2024-01-25 11:20:02
下载 10
查看 6,850
www.eeworm.com
本文中,采用自顶向下的设计方法将人脸检测系统分成若干个子模块,然后对每个子模块进行详细的设计和说明,给出了每个子模块的硬件架构、状态转换以及verilog实现后的仿真波形。
2024-03-03 11:30:02
下载 9
查看 4,690
www.eeworm.com
最后通过使用编写'Verilog程序和调用部分lP Core相结合的方法完成数字下变频各个模块的设计并完成仿真和调试。结果表明设计的思想和结构是正确的,在下一步工作中主要完成系统的板级调试。
2024-03-04 16:50:02
下载 10
查看 9,607
www.eeworm.com
在对CTC译码器设计时,采用了交织器、滑动窗技术,完成了CTC译码器的Verilog描述、仿真,并将得到的仿真结果进一步和C语言下的CTC仿真结果进行比较,表明其性能接近C语言仿真模型。
2024-03-07 00:40:01
下载 1
查看 4,888
www.eeworm.com
采用Verilog HDL实现了这些模块,并在Quartus Ⅱ中进行了综合、仿真、验证。
2024-03-16 05:20:01
下载 6
查看 4,904
www.eeworm.com
在数据采集处理电路中,使用Verilog硬件描述语言设计了多路计数器,该计数器具有数据缓存单元,允许在计数的同时读取数据。
2024-03-26 14:50:01
下载 1
查看 5,761