找到约 1,077 条结果
www.eeworm.com
本文首先详细介绍了FPGA技术及其发展现状和趋势以及本课题所选用的现场可编程器件,同时较详细的介绍了VHDL语言及特点以及开发所用到的ISE软件。
2023-10-05 17:50:01
下载 3
查看 9,327
www.eeworm.com
设计采用基-2按时间抽取算法,以XILINX公司提供的ISE6.1为软件平台,利用Verilog HDL描述的方式实现了512点16bits复数块浮点结构的FFT系统,并以FPGA芯片VirtexⅡXC2V1000
2023-10-10 06:30:01
下载 6
查看 8,808
www.eeworm.com
本文首先详细介绍了FPGA技术及其发展现状和趋势以及本课题所选用的现场可编程器件,同时较详细的介绍了VHDL语言及特点以及开发所用到的ISE软件。
2023-12-29 14:30:02
下载 2
查看 2,510
www.eeworm.com
,3=62.5%,2=75%,1=87.5%
第七字节为模式,0=普通模式;1=外部时钟,上升延;2=外部时钟,下降延;3=外部触发,上升延;4=外部触发,下降延;5=静态模式;6没有查到,不知道是什么
2013-12-12 06:30:02
下载 66
查看 1,086
www.eeworm.com
辅助程序部分
(2)主体结构的说明
在这里说明部分告诉我们使用的LETTER,DIGIT, IDENT(标识符,通常定义为字母开头的字母数字串)和STR(字符串常量,通常定义为双引号括起来的一串字符)是什么意思
2015-11-04 00:39:01
下载 181
查看 1,127
www.eeworm.com
宿舍管理,查询模块,添加,删除;
登录模块
用户注册
登录的前提是注册(如上图),上面就是注册模块,注册完毕以后登录,就可以享受查询等其他功能;
下面是登录后显示的信息,提示你成功登录,并且告诉用户是什么时候注册和目前是第几次查看网页
2016-01-18 10:48:02
下载 127
查看 1,070
www.eeworm.com
我们想通过说它不是什么东西的方法来描述它,它不是一组用于台式机 Java应用程序规范,如果你再观察仔细一些,你会发现所有的 J2ME组件都围绕一个中心,这些中心被称为configuration(配置 ,
2014-06-17 03:59:16
下载 94
查看 1,061
www.eeworm.com
2.自动控制系统的两种常用控制方式是什么? (填空)
开环控制和闭环控制
3.开环控制和闭环控制的概念?
2021-09-17 21:57:21
下载 1
查看 164
www.eeworm.com
第1章Python简介
本章主要讲解在开始学习Python之前,所需要了解到的Python的一些基本概念,包括Python是什么,Python的特点和常见的用途,以及Python
2022-07-20 05:00:02
下载 7
查看 8,043
www.eeworm.com
秒针的分辨率是秒,眼睛
反应快的,通过秒针在秒间的空格,我们甚至能分辨至约0.3秒,这是三针式机
械指针手表都可以做到的;而精度是什么
2022-08-16 04:00:02
下载 10
查看 1,159
www.eeworm.com
但
是什么时候能心潮澎湃地、相当着急地开始学STM32?日子在一天
一天过去!你开始行动了吗?没有行动的思索,永远都不可能入门!把这些时间
用来看书吧,效果能好一万倍。
2022-09-22 09:40:01
下载 9
查看 2,369
www.eeworm.com
他们的问题和关注点是什么?他们的担心是什么?他
们自己的要求,他们的行业或者国家的要求是什么?
2022-02-28 00:30:01
下载 9
查看 1,820
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2023-11-01 11:20:02
下载 5
查看 9,793
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2024-01-06 19:00:01
下载 2
查看 7,514
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-06-08 23:00:02
下载 38
查看 1,270
www.eeworm.com
设计过程首先进行硬件设计,在FPGA开发板上开发扩展板;其次用ISE开发软件进行FPGA数字化设计;在软件开发完成后,将配置生成的比特流文件通过JTAG电缆下载到FPGA开发板上,实现FPGA开发板与PC
2013-07-05 14:20:01
下载 187
查看 1,103
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2013-07-07 15:10:02
下载 188
查看 1,091
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-04-24 16:38:38
下载 160
查看 1,100
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2023-06-09 22:30:03
下载 7
查看 5,476
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2023-06-10 12:00:14
下载 10
查看 8,069