找到约 7,690 条结果
www.eeworm.com
在实现系统仿真和FPGA整体规划后,着重分析用VHDL实现其中关键模块以及利用嵌入FPGA的CPU核控制调制解调方式转换的方法。同时,在设计中成功地调用了Xilinx公司的IP核,实现了设计复用。
2023-06-24 05:50:03
下载 4
查看 8,276
www.eeworm.com
(2)用VHDL语言实现8051IP核分析研究8051系列单片机内部各模块结构以及各部分的连接关系,实现了基于FPGA的8051IP核。
2023-06-26 21:00:03
下载 7
查看 3,383
www.eeworm.com
最后用VHDL语言进行实现。 (1).由于编码器里存在反馈,所以一般不能使用流水线。为了一个时钟能够处理一个,本文采用把编码器分成两个部分,概率索引部分和编码输出部分,分别在时钟的两个沿操作。
2023-09-26 05:40:02
下载 10
查看 7,442
www.eeworm.com
在OFDM数字基带系统设计中涉及的交织、星座映射、IFFT/FFT等模块,都采用VHDL编程并辅以调用IP核的方式实现。最后,通过QuartusII8.1软件的波形仿真验证了设计的正确性。
2023-09-26 23:40:01
下载 4
查看 7,405
www.eeworm.com
控制电路采用了VHDL硬件描述语言进行编写。本装置已作出实样,通过了调试,已达到预期效果。
2023-09-30 06:30:02
下载 4
查看 4,965
www.eeworm.com
设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写
2023-09-30 14:00:01
下载 7
查看 8,696
www.eeworm.com
此外,由于FPGA通过软件方式实现整个信息采集系统的接口和时序控制的功能,所以本文第四章专门讨论了使用VHDL语言在FPGA内实现的数据采集、数据通讯、格式转换以及时序控制等功能,并在ISE7.1开发环境下对所设计的软件进行了
2023-10-03 13:10:01
下载 6
查看 9,121
www.eeworm.com
介绍了应用VHDL语言和嵌入式微控制器IP核的软件编程。并对FPGA控制偏振控制器的方案及实验进行了详细分析。
2023-10-03 22:40:02
下载 9
查看 7,138
www.eeworm.com
论文的工作重点主要有以下几个方面的内容:FPGA及VHDL语言的研究,ATA协议标准研究及IDE接口的FPGA实现。
2023-10-04 00:00:02
下载 8
查看 2,210
www.eeworm.com
然后,按照层次化、模块化的设计思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述语言VHDL作为设计输入,对各运算器和控制模块进行电路设计;采用Menter公司的ModelSim SE 6.2b
2023-10-04 02:40:02
下载 2
查看 1,976
www.eeworm.com
低功耗的要求,采用PCI总线进行设计.随着可编程逻辑器件的发展,为在一片PLD芯片内实现复杂的逻辑控制提供了条件.该文在综合比较开发PCI卡的几种方法的基础上,选择了使用FPGA来实现PCI接口卡设计.用VHDL
2024-01-13 03:50:01
下载 9
查看 2,861
www.eeworm.com
的设计中,首先给出了该设计CPU的指令格式和指令集.指令和指令系统是计算机的基础,也是该文实验系统的基础.然后以"自顶向下"的设计思路按组成将CPU划分为8个相对独立的模块,对每一模块进行了介绍,并用VHDL
2024-01-16 22:30:01
下载 10
查看 7,064
www.eeworm.com
而现有各种回单机控制系统不能完全达到高可靠性的要求.该文分析了目前已经研制的各种银行回单机控制系统的优缺点的基础上,提出采用PLD(可编程逻辑器件)和EDA技术对银行回单机控制系统进行改进的方案.该设计运用超高速集成电路硬件描述语言VHDL
2024-01-19 12:10:01
下载 3
查看 3,550
www.eeworm.com
论文的工作重点主要有以下几个方面的内容:FPGA及VHDL语言的研究,ATA协议标准研究及IDE接口的FPGA实现。
2024-03-15 12:10:01
下载 10
查看 6,202
www.eeworm.com
此外,由于FPGA通过软件方式实现整个信息采集系统的接口和时序控制的功能,所以本文第四章专门讨论了使用VHDL语言在FPGA内实现的数据采集、数据通讯、格式转换以及时序控制等功能,并在ISE7.1开发环境下对所设计的软件进行了
2024-03-16 21:50:01
下载 10
查看 2,520
www.eeworm.com
然后,按照层次化、模块化的设计思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述语言VHDL作为设计输入,对各运算器和控制模块进行电路设计;采用Menter公司的ModelSim SE 6.2b
2024-04-06 01:00:02
下载 7
查看 898
www.eeworm.com
FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的QUARTUS II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考
2022-01-30 04:30:01
下载 8
查看 9,556
www.eeworm.com
论文中采用遗传算法自适应的确定非线性变换函数的参数对图像进行增强,在采用FPGA来实现的过程中先对系统进行模块划分,主要分为初始化模块、选择模块、适应度模块、控制模块等,然后利用VHDL语言描述各个功能模块
2013-06-03 04:50:01
下载 129
查看 1,183
www.eeworm.com
在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。
2013-06-24 03:10:01
下载 33
查看 1,156
www.eeworm.com
FPGA的性能特点,阐明了Xilinx公司FPGA芯片结构的两个创新概念,指出了其优越性能的结构基础; 2.系统分析了用HardPLC实现控制系统时的一些通用模块,对每个模块的工作原理进行了深入的探讨,用VHDL
2013-05-30 18:30:01
下载 45
查看 1,122