找到约 7,690 条结果
www.eeworm.com
根据系统设计的设计要求,以及现有芯片使用情况比较,本文选用Altera公司的:FPGA芯片,应用公司提供的Dspbuilder作为系统级的开发工具,应用Quartus Ⅱ作为综合、布局布线工具实现数字上下变频处理部分设计
2023-10-02 00:00:01
下载 7
查看 5,040
www.eeworm.com
在Quartus Ⅱ 5.1环境下的综合结果显示,DAC数字部分占用EP1C6Q240C8芯片11%逻辑单元和5%的存储位,使用得最多的是加法器单元,最高时钟达到20MHz。
2023-10-04 18:30:01
下载 4
查看 8,163
www.eeworm.com
本文在quartus全面仿真设计方案的基础上,全面验证了硬件实现AESCBC方案的正确性,全面分析了本设计加密解密的性能。
2024-01-20 08:50:01
下载 1
查看 4,289
www.eeworm.com
,以节约资源.接着应用Matlab做算法级的仿真,得出具体硬件系统实现是正确可行的.通过FPGA硬件实现该BP神经网络.首先采用ModelSim做功能验证和时序验证、Leonard 2002a做综合、QuartusⅡ
2024-01-29 11:30:01
下载 4
查看 1,481
www.eeworm.com
根据系统设计的设计要求,以及现有芯片使用情况比较,本文选用Altera公司的:FPGA芯片,应用公司提供的Dspbuilder作为系统级的开发工具,应用Quartus Ⅱ作为综合、布局布线工具实现数字上下变频处理部分设计
2024-04-02 18:30:02
下载 2
查看 7,892
www.eeworm.com
规则排列在FPGA上,通过对T<,B>的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL
2013-07-01 03:10:01
下载 68
查看 1,258
www.eeworm.com
通用阵列逻辑GAL实现基本门电路的设计
一、实验目的
1.了解GAL22V10的结构及其应用;
2.掌握GAL器件的设计原则和一般格式;
3.学会使用VHDL
2013-11-17 03:16:02
下载 33
查看 1,221
www.eeworm.com
T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL
2024-01-23 03:20:01
下载 5
查看 9,128
www.eeworm.com
@@关键词:H.264;FPGA;QuartusⅡ;帧间预测;运动估计;块匹配
2013-04-24 16:38:21
下载 61
查看 1,287
www.eeworm.com
@@关键词:H.264;FPGA;QuartusⅡ;帧间预测;运动估计;块匹配
2023-09-26 13:40:01
下载 2
查看 930
www.eeworm.com
在理论分析和仿真的基础上,论文设计了基于TMS320F2812 DSP的控制系统,并结合原理图介绍了各模块运行原理;重点分析了如何利用CPLD来实现时序控制的功能,并给出了VHDL设计的程序和仿真结果。
2013-04-24 16:38:20
下载 56
查看 1,125
www.eeworm.com
使用硬件描述语言VHDL对各功能模块进行逻辑和行为描述,最终实现在FPGA中,使其能够完成1553B数据码的接受、发送、转换和与处理器的信息交换等功能。
2013-04-24 16:38:21
下载 178
查看 1,150
www.eeworm.com
使用Altera公司的ACEX1K系列FPGA,整个系统由VHDL语言编程,开发软件为MAX+PLUSⅡ。
2013-06-14 10:00:01
下载 108
查看 1,128
www.eeworm.com
其软件和硬件对计算环境的适应性强,性能稳定,密钥建立时间优良,密钥灵活性强.存储需求量低,即使在空间有限的环境使用也具备良好的性能.在分析高级加密标准算法原理的基础上,描述了圈变换及密钥扩展的详细编制原理,用硬件描述语言(VHDL
2013-06-20 20:10:01
下载 70
查看 1,083
www.eeworm.com
显示屏的网络通信,还分析了RTL8019芯片的工作过程,编写了有关驱动代码.在第五章和第六章中阐述了LED显示屏显示原理和利用FPGA实现LED显示的驱动开发过程,利用占空比法实现LED显示屏的灰度显示,使用VHDL
2013-04-24 16:38:33
下载 35
查看 1,094
www.eeworm.com
"单片机+CPLD/FPGA体系结构"的集成化设计方案:①在CPLD中实现信号音分频和计时频率生成电路、20路用户LED状态控制电路;②CPLD与单片机以总线接口方式实现译码、数据和控制信号锁存功能的VHDL
2013-04-24 16:38:34
下载 41
查看 1,131
www.eeworm.com
文章给出了各个模块的具体建模与设计,系统采用的是FPGA技术来实现数据采集和信号处理,采用VHDL实现了数字复接器和分接器、编解码器、调制与解调模块的建模与设计。
2013-04-24 16:38:34
下载 80
查看 1,112
www.eeworm.com
在系统设计的过程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2为核心,利用开发工具MAX+PLUSⅡ并结合硬件描述语言VHDL设计了一种频率、相位、幅度、谐波比例可调的谐波信号发生器
2013-05-20 06:40:01
下载 97
查看 1,089
www.eeworm.com
文章的最后,结合系统设计给出几种VHDL优化方法,主要围绕系统的速度、结构和面积等问题展开讨论。
2013-06-25 00:10:01
下载 186
查看 1,127
www.eeworm.com
给出了Qf'SK的调制解调框图、QPSK的SystemView系统仿真、VHDL程序进行调制解调,在OUARTUS上进行仿真。然后设计AD/DA输入输出电路,对短波数字信号进行调制解调。
2013-06-05 11:50:01
下载 122
查看 1,116