找到约 7,419 条结果
www.eeworm.com
9. 1.汉明编码的硬件实现vhdl语言
2.测试用.
10. 一个MCS51+1620LCD的液晶C程序.
11. SD卡与ARM7在SPI模式下进行数据读写原代码.
2015-04-24 09:50:56
下载 77
查看 6,063
www.eeworm.com
双端口RAM的VHDL语言实现。完全在CPLD芯片上测试通过。可以实现对存储器读操作的同时对另外一个空间写操作.
25. 基于44B0X的井字棋游戏.
26.
2015-04-24 09:50:57
下载 49
查看 1,428
www.eeworm.com
一本老师推荐的经典的VHDL覆盖基础的入门书籍.
5. 一本有关FPGA设计的经验的汇总.
6. 下载的一些重要的电子设计文档.
7.
2015-04-24 09:50:57
下载 69
查看 7,819
www.eeworm.com
本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。
2013-06-04 12:00:01
下载 80
查看 1,130
www.eeworm.com
本文以FPGA为平台,使用VHDL硬件描述语言设计并实现了中值滤波、顺序滤波、数学形态学、卷积运算和高斯滤波等图像处理算法。
2013-06-08 00:20:02
下载 114
查看 1,147
www.eeworm.com
论文讨论了FPGA芯片结构及开发流程,着重讨论了较高频率脉冲电路的可编程实现方法,以及如何利用VHDL语言实现硬件电路软件化设计的技巧与方法,给出了整个系统设计的原理与实现。
2013-06-15 16:00:01
下载 139
查看 1,155
www.eeworm.com
同时,我们采用FPGA硬件开发平台和VHDL硬件描述语言编写代码实现硬件功能,而不采用专用芯片实现功能,使得修改电路和升级变得异常方便,大大提高了开发产品的效率,降低了成本。
2013-07-15 06:30:01
下载 166
查看 1,144
www.eeworm.com
实现数控振荡器(DNO,即DDS)的原理、电路结构,重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FIEX1OK系列FPGA芯片EPF10K20TC144-4芯片进行直接数字频率合成的VHDL
2013-04-24 16:38:35
下载 166
查看 1,216
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2013-04-24 16:38:35
下载 198
查看 1,200
www.eeworm.com
论文介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。
2013-04-24 16:38:35
下载 143
查看 1,120
www.eeworm.com
2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件
2013-04-24 16:38:35
下载 32
查看 1,099
www.eeworm.com
本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。
2013-04-24 16:38:37
下载 28
查看 1,126
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2013-04-24 16:38:40
下载 98
查看 1,219
www.eeworm.com
本课题的设
计就是采用VHDL 描述, 基于FPGA 来实现的。
2013-12-03 21:41:02
下载 145
查看 1,084
www.eeworm.com
本课题的设
计就是采用VHDL 描述, 基于FPGA 来实现的。
2014-02-22 04:00:17
下载 103
查看 1,095
www.eeworm.com
水声信号数据采集控制的核心是FPGA,时序电路的设计采用VHDL语言实现。主要任务是控制ADC与FIFO的工作时序相互配合,实现水声信号的高速采集与存储。
2022-06-04 14:30:02
下载 5
查看 3,116
www.eeworm.com
2、基于FPGA,采用了并行和串行的设计方案,分别实现了4阶线性FIR低通滤波器和16阶FIR低通滤波器,在设计中都采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块,利用 VHDL语言设计方式进行了各个功能模块的设计
2023-06-11 09:10:15
下载 7
查看 3,817
www.eeworm.com
2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件
2023-06-12 14:30:06
下载 6
查看 9,372
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2023-06-12 22:10:21
下载 6
查看 1,840
www.eeworm.com
作为下一代的设计验证语言,它结合了现代的设计和验证环境,通过结合Verilog语言、VHDL语言、C*+语言,以及验证平台语言和断言语言的最佳特性,将硬件描述语言(HDL)与现代的高级验证语言(HVL)
2023-09-03 16:50:01
下载 4
查看 3,985