找到约 743 条结果
www.eeworm.com

CAM350 8.7.1使用说明

多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么
2013-11-23 06:16:01 下载 89 查看 1,412
www.eeworm.com

CAM350 8.7.1使用说明

多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么
2013-11-07 15:08:01 下载 154 查看 1,130
www.eeworm.com

基于FPGA的PCI软核模块的研究与实现.rar

设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP
2013-04-24 16:38:21 下载 148 查看 1,157
www.eeworm.com

基于FPGA的无线传感器网络MAC层控制器的设计与实现.rar

设计选用硬件描述语言VerilogHDL,在QuartusⅡ中完成模块的综合和布局布线,在QuartusⅡ和Modelsim中进行时序仿真验证,最终下载到自主设计Altera公司的Cyclone开发板中
2013-06-14 16:00:01 下载 74 查看 1,132
www.eeworm.com

基于FPGA的大场景图像融合可视化系统的研究与设计计.rar

本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。
2013-04-24 16:38:22 下载 71 查看 1,174
www.eeworm.com

OFDM系统中信道编码的FPGA实现及降低峰均比的研究

其中编码端由卷积码编码器和交织器组成,解码端由Viterbi译码器和解交织器组成,同时为了与PC机进行通信,还在FPGA上做了一个RS232串行接口模块,以上所有的模块均采用硬件描述语言VerilogHDL
2013-04-24 16:38:25 下载 105 查看 1,144
www.eeworm.com

大场景图像融合可视化系统

本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。
2013-04-24 16:38:35 下载 153 查看 1,111
www.eeworm.com

基于FPGA的实时图像融合处理系统

经过对寄存器传输级VerilogHDL代码的综合和仿真,结果表明,本文所设计的系统可以应用在大视场可视化系统中完成对高分辨率高帧率图像的实时处理。
2013-05-19 11:20:01 下载 72 查看 1,166
www.eeworm.com

基于FPGA的遗传算法的硬件实现

本文基于Xilinx公司的Virtex5系列FPGA平台,使用VerilogHDL语言实现了伪随机数发生模块、随机数接口模块、存储器接口/控制模块和系统控制模块等系统功能模块,以及基本位交叉算子模块、PMX
2013-06-15 18:40:02 下载 90 查看 1,155
www.eeworm.com

基于FPGA的实时图像融合处理系统的逻辑设计.rar

经过对寄存器传输级VerilogHDL代码的综合和仿真,结果表明,本文所设计的系统可以应用在大视场可视化系统中完成对高分辨率高帧率图像的实时处理。
2023-06-27 04:20:03 下载 8 查看 9,297
www.eeworm.com

基于FPGA的PCI软核模块的研究与实现.rar

设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP
2023-09-26 18:20:01 下载 8 查看 666
www.eeworm.com

基于FPGA的无线传感器网络MAC层控制器的设计与实现.rar

设计选用硬件描述语言VerilogHDL,在QuartusⅡ中完成模块的综合和布局布线,在QuartusⅡ和Modelsim中进行时序仿真验证,最终下载到自主设计Altera公司的Cyclone开发板中
2023-09-27 22:00:02 下载 2 查看 8,072
www.eeworm.com

基于FPGA的大场景图像融合可视化系统的研究与设计计.rar

本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。
2023-10-01 11:50:01 下载 2 查看 2,659
www.eeworm.com

OFDM系统中信道编码的FPGA实现及降低峰均比的研究

其中编码端由卷积码编码器和交织器组成,解码端由Viterbi译码器和解交织器组成,同时为了与PC机进行通信,还在FPGA上做了一个RS232串行接口模块,以上所有的模块均采用硬件描述语言VerilogHDL
2023-11-01 13:30:02 下载 8 查看 2,935
www.eeworm.com

OFDM系统中信道编码的FPGA实现及降低峰均比的研究

其中编码端由卷积码编码器和交织器组成,解码端由Viterbi译码器和解交织器组成,同时为了与PC机进行通信,还在FPGA上做了一个RS232串行接口模块,以上所有的模块均采用硬件描述语言VerilogHDL
2024-01-28 09:40:01 下载 3 查看 8,385
www.eeworm.com

大场景图像融合可视化系统

本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。
2024-03-02 06:00:02 下载 7 查看 8,526
www.eeworm.com

基于FPGA的实时图像融合处理系统

经过对寄存器传输级VerilogHDL代码的综合和仿真,结果表明,本文所设计的系统可以应用在大视场可视化系统中完成对高分辨率高帧率图像的实时处理。
2024-04-02 17:50:01 下载 5 查看 2,662
www.eeworm.com

基于FPGA的遗传算法的硬件实现

本文基于Xilinx公司的Virtex5系列FPGA平台,使用VerilogHDL语言实现了伪随机数发生模块、随机数接口模块、存储器接口/控制模块和系统控制模块等系统功能模块,以及基本位交叉算子模块、PMX
2024-04-30 10:30:01 下载 8 查看 8,516
www.eeworm.com

匠人手记一个单片机工作者的实践与思考

在这个草根时代,写本书也不是什么大不了的事情。

在确认了写书的目标后,匠人就这本书的内容和文风进行了思考。匠人究竟应该写一本怎样的书?作为作者的匠人,和作为读者的您,我们究竟需要什么?

2022-06-23 19:50:02 下载 4 查看 5,334
www.eeworm.com

IC卡AES协处理器的FPGA设计

在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2023-11-01 11:20:02 下载 5 查看 9,793
‹ 上一页 1 ... 30 31 32 33 34 35 36 37 38 下一页 ›