找到约 7,690 条结果
www.eeworm.com
本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2023-10-03 20:10:01
下载 9
查看 6,314
www.eeworm.com
环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus
2024-03-17 11:50:02
下载 6
查看 3,648
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2024-03-31 18:30:02
下载 2
查看 5,964
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2013-07-13 13:40:01
下载 181
查看 1,142
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2013-06-27 11:50:01
下载 194
查看 1,104
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2013-08-01 04:10:01
下载 30
查看 1,093
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2013-04-24 16:38:35
下载 108
查看 1,094
www.eeworm.com
本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。
2013-04-24 16:38:36
下载 181
查看 1,158
www.eeworm.com
采用VHDL来描述各个功能模块,实现了视频信号的采集、分
配、存储、色度空间转换以及显示。整个系统都通过仿真实现和验证,并且通过了硬件系统的
测试,能够达到系统稳定的工作要求。
2022-09-06 17:20:02
下载 1
查看 6,241
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2023-06-12 18:30:09
下载 9
查看 6,079
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2023-10-02 02:00:02
下载 2
查看 6,959
www.eeworm.com
在可重构基核的基础上,将嵌套式遗传算法的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述来实现硬件电路;采用可编程逻辑阵列RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块
2023-10-02 11:10:01
下载 5
查看 6,941
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2023-10-02 15:40:02
下载 5
查看 5,946
www.eeworm.com
本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。
2023-10-05 05:40:02
下载 9
查看 3,345
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2024-03-03 22:50:01
下载 1
查看 982
www.eeworm.com
本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。
2024-03-06 01:00:02
下载 8
查看 4,790
www.eeworm.com
使用QUARTUS 2编译的DDS的源码.
5. 使用keil C51编译的计时器的LED显示源码.
6. WINCE下数据库的一些操作.
7. modbus协议栈.
2015-04-24 09:50:56
下载 77
查看 6,063
www.eeworm.com
协议的.该文的主要内容是以太网MAC的FPGA设计,设计的MAC符合IEEE802.3规范,可以通过MII或RMII连到物理层,并且提供流量控制、统计信息收集、内部寄存器配置等功能.该论文的设计输入是采用VHDL
2013-04-24 16:38:31
下载 153
查看 1,098
www.eeworm.com
....顺序计数
5.当sel=11时,按5、4、3、2、1、5、4、3、2、1......顺序计数
6.由数码管分别译码显示控制信号和计数状态,分别用3位数码管动态显示;
7.给出VHDL
2013-12-16 21:18:11
下载 95
查看 1,097
www.eeworm.com
利用VHDL语言编写该控制器的相关代码,使用MAXPLUSⅡ对该控制器的数据发送和数据接收进行仿真,并在实验室样机上进行实现。仿真结果和实验结果表明这种点对点高速通信控制器的设计方法是可行的。
2013-11-09 17:24:01
下载 163
查看 1,122