找到约 7,690 条结果
www.eeworm.com

基于FPGA的新型高性能永磁同步电机驱动系统设计

它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。
2013-10-13 05:28:01 下载 132 查看 1,108
www.eeworm.com

基于FPGA的RS码译码器的设计

采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
2013-12-13 05:20:01 下载 58 查看 1,067
www.eeworm.com

基于FPGA的新型高性能永磁同步电机驱动系统设计

它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。
2015-01-02 00:48:01 下载 47 查看 1,104
www.eeworm.com

智能机器小车主要完成寻迹功能

CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。
2015-09-07 10:09:01 下载 140 查看 1,062
www.eeworm.com

l、设计用于竞赛的四人抢答器

3、用VHDL语言设计符合上述功能要求的四人抢答器,并用层次设计方法设计该电路
2014-11-17 21:17:01 下载 153 查看 1,167
www.eeworm.com

UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍U

提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL
2013-12-01 11:44:03 下载 28 查看 1,091
www.eeworm.com

对vga接口做了详细的介绍

fpga实现,密码正 ·IIR、FIR、FFT各模块程序设计例程, ·基于逻辑工具的以太网开发,基于逻 ·自己写的一个测温元件(ds18b20)的 ·光纤通信中的SDH数据帧解析及提取的 ·VHDL
2014-12-04 15:33:02 下载 29 查看 1,104
www.eeworm.com

3.缺少文件 4.所选类别和开发环境不对 5.乱写说明或说明不够认真 6.压缩文件有密码 7.源码重复或已经存在 请不要上传有版权争议的内容和木马病毒代码 开发环境: 请选择 V

JavaScript ASP CSharp CHM FlashMX matlab PowerBuilder PPT LabView Flex MathCAD VBA PalmOS IDL LISP VHDL
2017-08-18 20:58:02 下载 130 查看 1,113
www.eeworm.com

FPGA例程之PS2键盘接口

对于正在探索或深化FPGA应用开发的工程师来说,这份资料不仅展示了如何通过硬件描述语言(如Verilog或VHDL)来构建与外部设备通信的基础知识,还特别适用于需要集成用户输入解决方案到其项目中的开发者
2025-11-30 17:33:31 下载 2 查看 78
www.eeworm.com

FPGA例程之7段数码管动态显示

通过此例程,您可以掌握如何使用Verilog或VHDL语言来实现基本的硬件描述,并了解时序逻辑在实际项目中的应用方式。
2025-11-30 21:40:48 下载 1 查看 58
www.eeworm.com

FPGA例程之8位优先编码器

通过这份详细的代码示例,您可以快速掌握如何使用硬件描述语言(如VHDL或Verilog)来构建基本的数字电路模块。
2025-12-02 14:30:28 下载 1 查看 58
www.eeworm.com

FPGA例程之1位数据锁存器

通过学习此例程,您可以深入了解如何利用硬件描述语言(如Verilog或VHDL)来构建基本但关键的数字逻辑电路组件。
2025-12-02 14:56:01 下载 1 查看 92
www.eeworm.com

基于ARMFPGA的雷达伺服控制器设计

最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求
2013-06-30 08:40:01 下载 184 查看 1,222
www.eeworm.com

基于ARMFPGA的雷达伺服控制器设计.rar

最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求
2023-06-27 06:00:05 下载 2 查看 8,009
www.eeworm.com

基于FPGA的数据实时无损压缩系统设计.rar

本设计采用QUARTUS II为FPGA器件软件开发平台,采用VHDL+原理图的混合输入方式进行层次化描述。
2023-09-27 01:40:01 下载 1 查看 2,810
www.eeworm.com

基于FPGA的CDMA前向业务信道基带模块的研究与设计.rar

本文根据IS-95 CDMA前向业务信道的结构和特点,提出了基带模块的总体设计方案,用VHDL语言实现了基带发送端各个主要模块和基带接收端部分模块的FPGA设计,并给出了各个模块在Quartus Ⅱ 5.0
2023-10-12 14:00:01 下载 1 查看 7,008
www.eeworm.com

低状态数TTCM性能分析和FPGA设计

整个TTCM编译码系统采用VHDL描述,在Quartus环境下逻辑综合。
2023-10-31 16:40:01 下载 5 查看 6,532
www.eeworm.com

基于ARMFPGA的雷达伺服控制器设计

最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求
2023-11-29 09:40:02 下载 9 查看 1,926
www.eeworm.com

逻辑分析仪 PC发送到单片机的命令共7个字节: 第一字节是触发信号

,3=62.5%,2=75%,1=87.5% 第七字节为模式,0=普通模式;1=外部时钟,上升延;2=外部时钟,下降延;3=外部触发,上升延;4=外部触发,下降延;5=静态模式;6没有查到,不知道是什么
2013-12-12 06:30:02 下载 66 查看 1,086
www.eeworm.com

词法分析器制作与应用 设计思想 (1)程序主体结构部分: 说明部分 %% 规则部分 %% 辅助程序部分 (2)主体结构的说明 在这里说明部分告诉我们使用的LETTER,DIGIT,

辅助程序部分 (2)主体结构的说明 在这里说明部分告诉我们使用的LETTER,DIGIT, IDENT(标识符,通常定义为字母开头的字母数字串)和STR(字符串常量,通常定义为双引号括起来的一串字符)是什么意思
2015-11-04 00:39:01 下载 181 查看 1,127
‹ 上一页 1 ... 337 338 339 340 341 342 343 344 345 346 347 ... 385 下一页 ›