找到约 7,419 条结果
www.eeworm.com
采用VHDL来描述各个功能模块,实现了视频信号的采集、分
配、存储、色度空间转换以及显示。整个系统都通过仿真实现和验证,并且通过了硬件系统的
测试,能够达到系统稳定的工作要求。
2022-09-06 17:20:02
下载 1
查看 6,241
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2023-06-12 18:30:09
下载 9
查看 6,079
www.eeworm.com
Builder和其他Simulink库中的图形模块(Block)进行系统建模,在Simulink中仿真通过后,利用DSP Builder将Simulink的模型文件(.mdl)转化成通用的硬件描述语言VHDL
2023-06-26 20:50:03
下载 4
查看 9,809
www.eeworm.com
本论文正是采用基于FPGA硬件平台来实现了一个直接序列扩频通信基带系统,该系统的实现涉及扩频通信和有关FPGA的相关知识,以及实现这些模块的VHDL硬件描述语言和QuartusⅡ开发平台,目标是实现一个集成度高
2023-09-26 08:10:01
下载 2
查看 2,337
www.eeworm.com
蚁群算法,以及两者的动态结合算法,在对演化算法学习研究后,本文选取遗传算法作为演化算法来实现硬件进化研究,将遗传算法划分为控制模块,初始化模块,选择模块,交叉变异模块,存储模块,随机模块等几大模块并通过VHDL
2023-09-29 18:50:01
下载 10
查看 5,034
www.eeworm.com
依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL
2023-10-02 02:00:02
下载 2
查看 6,959
www.eeworm.com
在可重构基核的基础上,将嵌套式遗传算法的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述来实现硬件电路;采用可编程逻辑阵列RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块
2023-10-02 11:10:01
下载 5
查看 6,941
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2023-10-02 15:40:02
下载 5
查看 5,946
www.eeworm.com
本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。
2023-10-05 05:40:02
下载 9
查看 3,345
www.eeworm.com
使用VHDL将其核心功能集成,既可以单独使用,也可集成到系统芯片中,并且整个设计紧凑、稳定且可靠,其用途广泛,具有一定的使用价值。
2024-03-03 22:50:01
下载 1
查看 982
www.eeworm.com
本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。
2024-03-06 01:00:02
下载 8
查看 4,790
www.eeworm.com
Builder和其他Simulink库中的图形模块(Block)进行系统建模,在Simulink中仿真通过后,利用DSP Builder将Simulink的模型文件(.mdl)转化成通用的硬件描述语言VHDL
2024-03-19 19:40:01
下载 9
查看 2,504
www.eeworm.com
FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。
2013-04-24 16:38:35
下载 102
查看 1,108
www.eeworm.com
2 使用 QUARTUS II TEXT EDITOR .......................................... 8
2.2.3 使用 VERILOG HDL、VHDL
2015-10-08 18:09:06
下载 1
查看 139
www.eeworm.com
(2)实现图像格式转换及帧率提升 将图像传感器套件输出的PAL(逐行倒相)制数字YUV(4∶2∶2)格式信号转换成RGB(5∶6∶5)格式,利用两个SDRAM作为帧缓存,采用场间插值算法,完成隔行到逐行的转换
2023-10-05 01:10:01
下载 8
查看 6,382
www.eeworm.com
FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。
2024-02-22 05:30:01
下载 1
查看 6,331
www.eeworm.com
协议的.该文的主要内容是以太网MAC的FPGA设计,设计的MAC符合IEEE802.3规范,可以通过MII或RMII连到物理层,并且提供流量控制、统计信息收集、内部寄存器配置等功能.该论文的设计输入是采用VHDL
2013-04-24 16:38:31
下载 153
查看 1,098
www.eeworm.com
在系统设计中,我们综合考虑了系统性能要求,功能实现复杂度与系统资源利用率,选择了并行导频体制、串行滑动相关捕获方式、延迟锁相环跟踪机制、导频信道估计方案和相干解扩方式,并在Quartus软件平台上采用VHDL
2013-06-27 06:10:02
下载 37
查看 1,193
www.eeworm.com
....顺序计数
5.当sel=11时,按5、4、3、2、1、5、4、3、2、1......顺序计数
6.由数码管分别译码显示控制信号和计数状态,分别用3位数码管动态显示;
7.给出VHDL
2013-12-16 21:18:11
下载 95
查看 1,097
www.eeworm.com
利用VHDL语言编写该控制器的相关代码,使用MAXPLUSⅡ对该控制器的数据发送和数据接收进行仿真,并在实验室样机上进行实现。仿真结果和实验结果表明这种点对点高速通信控制器的设计方法是可行的。
2013-11-09 17:24:01
下载 163
查看 1,122