找到约 7,424 条结果
www.eeworm.com
在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。
2013-08-02 16:00:04
下载 178
查看 1,115
www.eeworm.com
设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP
2013-04-24 16:38:21
下载 148
查看 1,157
www.eeworm.com
硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述语言在Xilinx公司提供的ISE辅助设计软件中实现FPGA编程。
2013-05-23 02:20:01
下载 161
查看 1,154
www.eeworm.com
在Xilinx公司的FPGA开发软件ISE6.3i中对正反小波变换做了仿真和实现,结果表明,本设计能高速高精度地完成正反可逆和不可逆小波变换,可以满足各种实时性要求。
2013-07-25 01:10:01
下载 159
查看 1,174
www.eeworm.com
本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是
2013-06-12 04:30:01
下载 150
查看 1,091
www.eeworm.com
在 Agile Campus 解决方案中,AAA
服务器可以使用自研的 Agile Controller-Campus 1.0,也可以与第三方 Server 对接,例
如 Cisco ISE 系统。
2022-02-28 02:00:02
下载 6
查看 2,584
www.eeworm.com
本文设计了一套硬件教学实验,实验包括三个部分:FPGA设计流程与简单门逻辑,通过一个只包含与门、或门和异或门的简单逻辑电路实验来叙述Xilinx FPGA在ISE中的设计流程;复杂逻辑模块——设计一个简易的
2023-06-10 04:20:03
下载 2
查看 3,890
www.eeworm.com
本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是
2023-06-12 16:40:04
下载 1
查看 1,812
www.eeworm.com
在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。
2023-09-26 15:40:01
下载 5
查看 9,788
www.eeworm.com
设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP
2023-09-26 18:20:01
下载 8
查看 666
www.eeworm.com
硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述语言在Xilinx公司提供的ISE辅助设计软件中实现FPGA编程。
2023-09-27 06:20:02
下载 9
查看 255
www.eeworm.com
硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述语言在Xilinx公司提供的ISE辅助设计软件中实现FPGA编程。
2023-09-27 14:50:01
下载 9
查看 192
www.eeworm.com
设计过程首先将CLB电路划分为逻辑电路,互连开关矩阵,使能选择模块,SRAM存储及配置模块几大部分,再采用Verilog语言分别描述每个模块的功能,然后参照数据手册以及ISE产生的配置数据找出各模块的配置规律与互连关系
2023-09-28 08:10:01
下载 5
查看 2,336
www.eeworm.com
本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是
2023-10-01 17:40:01
下载 2
查看 682
www.eeworm.com
(3)利用ISE和ModelSim软件在软件环境下对系统进行了模块级和系统级的仿真,包括功能仿真、时序仿真等,验证了系统的正确性和有效性。 (4)在xilinx公司的硬件平台上对系统进行了硬件测试。
2023-10-02 14:40:02
下载 7
查看 7,692
www.eeworm.com
本文设计了一套硬件教学实验,实验包括三个部分:FPGA设计流程与简单门逻辑,通过一个只包含与门、或门和异或门的简单逻辑电路实验来叙述Xilinx FPGA在ISE中的设计流程;复杂逻辑模块——设计一个简易的
2023-10-04 03:50:01
下载 4
查看 8,719
www.eeworm.com
在Xilinx公司的FPGA开发软件ISE6.3i中对正反小波变换做了仿真和实现,结果表明,本设计能高速高精度地完成正反可逆和不可逆小波变换,可以满足各种实时性要求。
2024-01-29 13:40:01
下载 7
查看 9,005
www.eeworm.com
(3)利用ISE和ModelSim软件在软件环境下对系统进行了模块级和系统级的仿真,包括功能仿真、时序仿真等,验证了系统的正确性和有效性。 (4)在xilinx公司的硬件平台上对系统进行了硬件测试。
2024-05-06 13:20:01
下载 9
查看 4,616
www.eeworm.com
11.0592MHZ Q1 Q2
1 12V
2013-12-31 08:31:02
下载 196
查看 1,107
www.eeworm.com
VK1629D --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:96 共阴驱动:12
2021-12-17 10:05:52
查看 102