找到约 6,633 条结果
www.eeworm.com
整个系统由超高速集成电路硬件描述语言(VHDL)进行代码设计,软件开发环境为Altera公司的Quartus II8.1。
2023-09-27 17:10:01
下载 10
查看 2,962
www.eeworm.com
在完成硬件设计时,论文采用EDA设计方法设计了算法在混合流水线结构下的加密单元模块/解密单元模块和密钥扩展单元模块,并使用硬件描述语言VHDL对系统进行描述,完成了AES加、解密系统在同一片FPGA中优化设计和实现
2023-09-28 04:40:01
下载 8
查看 3,067
www.eeworm.com
使用硬件描述语言VHDL对各功能模块进行逻辑和行为描述,最终实现在FPGA中,使其能够完成1553B数据码的接受、发送、转换和与处理器的信息交换等功能。
2023-09-28 06:40:01
下载 5
查看 8,942
www.eeworm.com
最后采用VHDL编写代码实现各个模块的功能,在Quartusll8.0开发集成环境中对各个模块一一进行了分析与语法检查、功能仿真、综合、布局布线、时序仿真、并下载到Cyclone系列的目标芯片EPIC12Q240C8
2023-09-29 21:20:01
下载 9
查看 9,832
www.eeworm.com
采用Verilog硬件描述语言实现旁路FIFO;采用VHDL硬件描述语言来实现Aurora链路层模块。
2023-09-30 07:40:01
下载 7
查看 9,151
www.eeworm.com
采用VHDL和Verilog HDL语言对时分复用模块、信道编解码模块、调制解调模块等进行了模块化设计,并对电路板设计过程中系统的配置和控制、无源滤波器设计、阻抗匹配电路设计等问题进行了详细的讨论,最后对印制电路板进行测试和调试
2023-09-30 17:30:02
下载 2
查看 5,507
www.eeworm.com
本设计的硬件平台采用的是Avnet Xilinx Virtex II pro FPGA开发板,所有硬件功能的实现是通过VHDL语言来完成。而软件部分则采用C语言来开发。
2023-10-01 00:00:01
下载 6
查看 563
www.eeworm.com
在Quartus Ⅱ开发环境下,使用Altera公司FPGA芯片,采用VHDL,语言设计并实现了上述模块。
2023-10-01 05:30:01
下载 10
查看 3,948
www.eeworm.com
Field Programmable Gate Array,FPGA)为平台的硬件设计实现方案,采用超高速集成电路硬件描述语言(VHSIC Hardware Description Language,VHDL
2023-10-01 06:40:01
下载 6
查看 5,549
www.eeworm.com
基于这种混沌变形DES算法,提出了以现场可编程门阵列(FPGA)为平台的硬件设计实现方案,依据自顶向下的模块设计方法,根据其特有硬件结构,采用硬件描述语言(VHDL)完成了整个系统的设计,通过了仿真与适配
2023-10-01 18:30:01
下载 2
查看 9,026
www.eeworm.com
文章的最后,结合系统设计给出几种VHDL优化方法,主要围绕系统的速度、结构和面积等问题展开讨论。
2023-10-02 08:20:01
下载 9
查看 9,505
www.eeworm.com
采用Verilog硬件描述语言实现旁路FIFO;采用VHDL硬件描述语言来实现Aurora链路层模块。
2023-10-03 04:40:01
下载 9
查看 3,238
www.eeworm.com
提出了以现场可编程门阵列 (Field Programmable Gate Array,FPGA)为平台的硬件设计实现方案,采用硬件描述语言 (VHSIC Hardware DescriptionLanguage,VHDL
2023-10-03 15:40:02
下载 7
查看 3,635
www.eeworm.com
利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA
2023-10-05 04:20:01
下载 8
查看 6,261
www.eeworm.com
为了最大限度地提高谐波检测的速度,算法的实现采用并行的乘法运算单元结构和并行的存储分配方法;A/D采样控制电路、数字锁相环和基-4 FFT处理器等均用VHDL语言实现。
2023-10-05 06:00:01
下载 3
查看 539
www.eeworm.com
其硬件平台的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自顶向下的设计方法构造图像增强处理功能模块,利用硬件描述语言vHDL对图像增强模块进行电路描述,并进行设计优化
2023-10-06 06:50:01
下载 10
查看 193
www.eeworm.com
通过Link for Modelsim工具,实现MATAB与Modelsim之间对VHDL代码的联合仿真测试,通过在线逻辑分析工具ChipScope,完成系统的片上测试,并分析系统的性能,证明系统的可实用性
2023-10-07 12:20:01
下载 7
查看 250
www.eeworm.com
在系统设计的过程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2为核心,利用开发工具MAX+PLUSⅡ并结合硬件描述语言VHDL设计了一种频率、相位、幅度、谐波比例可调的谐波信号发生器
2023-10-07 13:10:01
下载 4
查看 517
www.eeworm.com
利用硬件描述语言VHDL和Altera公司高性能的EDA设计平台QuartusII5.0,采用Altera公司型号为EP2C8Q208C8的FPGA芯片,设计了数据采集系统的核心控制硬件和软件,完成了从模块划分
2023-10-07 22:10:01
下载 5
查看 2,929
www.eeworm.com
我们在设计中采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块,利用VHDL语言进行了各个功能模块的设计。
2023-10-10 02:30:01
下载 9
查看 6,925