找到约 6,580 条结果
www.eeworm.com
:高速ADC可以分为闪电式ADC、两步型ADC、流水线ADC、内插性ADC、折叠型ADC和时间交织型ADC,下面主要介绍几种常用的、应用最广泛的ADC结构,它们是:逐次比较式(SAR)ADC、快闪式(Flash
2022-06-23 00:40:02
下载 9
查看 8,128
www.eeworm.com
本文作者用Flash单片机ANT89C51和录放时间达90%的数码语音芯片ISD2590设计了一套智能语音录放系统,实现了谱音的分段录取、组合回放,整段录取.循环播放,通过软件修改可以实现很多场合的应用
2022-06-24 01:50:02
下载 9
查看 6,403
www.eeworm.com
FPGA型号:EP4CE75F23C8
DDR2:两片DDR2 2GBits
FLASH:64MBits
预留IO:168个单端IO
2022-07-25 01:40:02
下载 36
查看 4,353
www.eeworm.com
中等密度程序和数据存储器:
─
最多32K字节Flash;10K次擦写后在55°C环境下数据可保存20年
─
数据存储器:多达1K字节真正的数据
2022-09-19 02:30:01
下载 8
查看 9,664
www.eeworm.com
FPGA的数据交换、干扰信号排除和弹丸测速测频算法的实现、LCD液晶菜单的设计和打印机的控制、FLASH的读写、上电后对FPGA的配置、与上位机的通信等;分析了系统的误差因素,给出了系统的误差和相对误差的计算公式
2023-06-09 05:00:24
下载 5
查看 7,309
www.eeworm.com
构建了以微处理器S3C2410、闪存FLASH、存储器SRAM、A/D、键盘、显示器为一体的温度监测的硬件平台。
2023-06-23 10:40:03
下载 2
查看 1,115
www.eeworm.com
FPGA的数据交换、干扰信号排除和弹丸测速测频算法的实现、LCD液晶菜单的设计和打印机的控制、FLASH的读写、上电后对FPGA的配置、与上位机的通信等;分析了系统的误差因素,给出了系统的误差和相对误差的计算公式
2023-06-27 01:20:39
下载 8
查看 6,756
www.eeworm.com
的应用必须首先解决如何构建嵌入式Linux操作系统.在构建过程中通常会面临以下几个问题:如何引导、是否需要虚拟内存、文件系统的选择以及如何消除嵌入式系统对磁盘的依赖.在认真研究了上述几个问题后,论文给出了在带有Compact Flash
2023-09-25 09:30:01
下载 5
查看 3,825
www.eeworm.com
的应用必须首先解决如何构建嵌入式Linux操作系统.在构建过程中通常会面临以下几个问题:如何引导、是否需要虚拟内存、文件系统的选择以及如何消除嵌入式系统对磁盘的依赖.在认真研究了上述几个问题后,论文给出了在带有Compact Flash
2023-09-25 18:30:02
下载 3
查看 8,022
www.eeworm.com
在软件方面主要完成了程序的一些初始化驱动,比如说是FLASH驱动、LCD驱动、DSP串口初始化、FPGA初始化等相关工作。 由于本文采用FPGA,使得数字存储示波器的设计比较灵活,容易升级。
2023-09-28 17:30:01
下载 7
查看 4,000
www.eeworm.com
使得奇偶校验计算工作完全从系统处理器中独立出来;采用非易失性存储设备――NVRAM(Non-Volatile RAM)与FPGA的控制功能相配合,实现磁盘阵列Cache,从而加速磁盘阵列的响应速度;采用Flash
2023-10-12 10:30:02
下载 9
查看 5,859
www.eeworm.com
控制板以DSP(高性能数字信号处理器)为基础,外部扩展RAM 和FLASH,通过USB2.0(通用串行总线)接口直接与PC 机通讯。 另外,本文编写了配套的图像采集系统应用软件。
2023-10-12 11:40:02
下载 4
查看 6,856
www.eeworm.com
考虑到系统的实时性、扩展性和大量数据处理快速能力,图像处理部分采用硬件方式,使用专用图像处理芯片,压缩算法采用JPEG2000,使用NAND FLASH存储图像数据,核心控制模块的处理器采用32位的ARM
2024-02-10 17:00:01
下载 2
查看 5,478
www.eeworm.com
基于stm32写的ymoden协议写入flash
文件传输过程的开启:
(1)开启是由接收方开启传输,它发一个大写字母C开启传输。然后进入等待(SOH)状态,如果没有回应,就会超时退出。
2025-11-17 09:26:00
下载 9
查看 107
www.eeworm.com
一个典型的DDS系统应包括以下三个部分:相位累加器可以时钟的控制下完成相位的累加;相位一幅度码转换电路一般由ROM实现;D/A转换电路,将数字形式的幅度码转换成模拟信号。
2013-07-05 05:50:01
下载 111
查看 1,137
www.eeworm.com
一个典型的DDS系统应包括以下三个部分:相位累加器可以时钟的控制下完成相位的累加;相位一幅度码转换电路一般由ROM实现;D/A转换电路,将数字形式的幅度码转换成模拟信号。
2013-04-24 16:38:35
下载 54
查看 1,169
www.eeworm.com
具体实现方法是通过实验找出一条理想的加减速曲线,再将曲线离散化,并把离散化后的加减速分频系数存储在FPGA片内ROM里而,当电机运行到对应的步数时,取出分频系数来获取对应的运行频率。
2013-04-24 16:38:35
下载 179
查看 1,116
www.eeworm.com
使用VHDL语言编程实现I2C总线接口和接口控制功能,利用stratix系列FPGA内置的M4K快速存储单元实现128K的命令存储ROM,并对设计元件模块化,方便今后的功能扩展。
2013-07-26 11:50:01
下载 151
查看 1,101
www.eeworm.com
如今,虽然号称新一代驱动器的JAZ,DVD-ROM,DVD-RAM,CD-RW,MO,PD等纷纷登陆大容量驱动器市场,但硬盘以其容量大、体积小、速度快、价格便宜等优点,依然当之无愧地成为桌面电脑最主要的外部存储器
2022-06-18 04:20:02
下载 7
查看 3,780
www.eeworm.com
使用VHDL语言编程实现I2C总线接口和接口控制功能,利用stratix系列FPGA内置的M4K快速存储单元实现128K的命令存储ROM,并对设计元件模块化,方便今后的功能扩展。
2023-06-12 19:30:19
下载 8
查看 5,599