找到约 6,633 条结果
www.eeworm.com
最后在Xilinx ISE8.2软件集成环境下,通过调用Xilinx提供的IP核,并与VHDL语言相结合,完成了基于FPGA的软件编程和测试。
2023-06-27 05:10:42
下载 6
查看 2,020
www.eeworm.com
从扩频信号捕获的角度出发,利用仿真数据,针对自适应天线阵抗干扰滤波和捕获进行Matlab仿真,研究分析不同的抗干扰滤波方案对扩频信号捕获产生的影响,确定FPGA设计方案,在ISE中将设计方案实现为具体的VHDL
2023-09-29 00:30:02
下载 10
查看 6,530
www.eeworm.com
最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-10-01 18:50:01
下载 5
查看 8,906
www.eeworm.com
最后,采用VHDL 硬件描述语言对系统进行了设计与实现。文中对位定时同步以及CIC滤波器的可变速设计做了创新与改进。
2023-10-04 01:40:01
下载 5
查看 6,416
www.eeworm.com
主要包括采用了FPGA 芯片,使用VHDL 语言进行编程,使其具有了更强的移植性,更加利于产品升级;利用LCD 液晶显示取代了传统的LED显示,使其在显示时更灵活多变,可以按需要改变显示内容而不拘泥于硬件
2023-10-07 20:00:02
下载 1
查看 9,349
www.eeworm.com
论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,
2024-01-06 20:30:01
下载 3
查看 4,052
www.eeworm.com
研究了椭圆曲线数字签名算法的FPGA的实现:以基本的数论理论、抽象代数和复杂度理论为依据,结合信息论、密码学的一些知识以及一些具体的相关算法,确定了ECDSA的硬件实现方案:按照层次化、模块化的设计思想,采用硬件描述语言VHDL
2024-01-26 04:40:02
下载 8
查看 6,123
www.eeworm.com
最后,采用VHDL 硬件描述语言对系统进行了设计与实现。文中对位定时同步以及CIC滤波器的可变速设计做了创新与改进。
2024-02-01 07:20:02
下载 6
查看 3,888
www.eeworm.com
主要包括采用了FPGA 芯片,使用VHDL 语言进行编程,使其具有了更强的移植性,更加利于产品升级;利用LCD 液晶显示取代了传统的LED显示,使其在显示时更灵活多变,可以按需要改变显示内容而不拘泥于硬件
2024-03-05 14:40:01
下载 10
查看 6,047
www.eeworm.com
时钟透传技术白皮书
-2019-11-13 16:37
华为专利——一种将异步时钟域转换成同步时钟域的方法
-2019-11-13 16:37
华为coding style
-2019-11-13 16:37
华为VHDL
2021-01-22 17:36:49
www.eeworm.com
其次,在了解PCI规范的前提下,深入地分析了PCI时序和地址配置空间等,设计了简化逻辑的状态机,并用VHDL硬件描述语言设计了程序,完成了简化逻辑的PCI接口设计在FPGA芯片内部的实现,达到了一33MHz
2023-06-12 04:00:04
下载 3
查看 9,820
www.eeworm.com
本文首先介绍了矩阵运算的特点和原理,接着讨论了FPGA浮点运算单元的VHDL设计方法,在此基础上,设计了矩阵相乘累加、三角矩阵求逆和一般矩阵分解求逆的运算模块,给出矩阵阶数扩大时各种矩阵运算的分块实现方法
2013-06-08 10:10:01
下载 131
查看 1,210
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-06-08 23:00:02
下载 38
查看 1,270
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2013-06-04 17:50:01
下载 29
查看 1,094
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2013-05-16 19:20:01
下载 169
查看 1,113
www.eeworm.com
本文的主要工作有:1)采用现场可编程门阵列(FPGA)实现了 RS 码的编码和译码;2)采用更高效的RiBM算法,不仅减少了逻辑单元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL
2013-04-24 16:38:33
下载 109
查看 1,149
www.eeworm.com
软件部分,应用Quartus Ⅱ和硬件描述语言VHDL在FPGA中完成了基带数字信号处理模块(串并转换模块、差分编码模块)和与AD9857的通信模块(串口通信模块、并口通信模块)的设计,并进行了仿真,仿真结果达到了设计要求
2013-07-18 09:00:01
下载 191
查看 1,127
www.eeworm.com
本文首先介绍了矩阵运算的特点和原理,接着讨论了FPGA浮点运算单元的VHDL设计方法,在此基础上,设计了矩阵相乘累加、三角矩阵求逆和一般矩阵分解求逆的运算模块,给出矩阵阶数扩大时各种矩阵运算的分块实现方法
2013-07-20 06:00:02
下载 78
查看 1,148
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2013-07-07 15:10:02
下载 188
查看 1,091
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-04-24 16:38:38
下载 160
查看 1,100