找到约 6,633 条结果
www.eeworm.com

一种基于CPLD译码的DSP外部Flash烧写方法

 摘要:  以实际的图像监控系统为背景,介绍了对S29AL008D Flash存储器进行操作的指令格式和控制方法.通过CPLD实现DSP和Flash存储器之间的硬件连接,给出了部分VHDL
2024-09-13 06:20:01 下载 10 查看 4,281
www.eeworm.com

调幅信号发生器的模型建立及FPGA实现

文中首先分析了调幅信号发生器的数学表达式,然后根据其数学表达式,在matlab/simulink下建立相应的数学模型,然后利用DSP Builder模块库中的SignalCompiler工具将此模型转换为VHDL
2024-10-12 19:21:04 下载 6 查看 113
www.eeworm.com

matlab对卡尔曼滤波的仿真实现

通过Matlab中的Hamming窗设计方法确定了20阶FIR滤波器的响应系数,然后在VHDL中用Process声明实现了该滤波器,并对滤波器进行了滤波仿真,结果表明所设计的FIR滤波器符合设计要求。
2025-04-13 04:00:03 下载 4 查看 1,542
www.eeworm.com

CPLD/FPGA嵌入式应用开发技术白金手册

  本书从实用的角度出发,全面系统地介绍了使用集成开发软件进行cpld/fpga电路原理图设计、vhdl设计等操作方法和技巧。
2025-06-04 09:10:01 下载 1 查看 4,596
www.eeworm.com

FPGA例程之频率简单状态机

通过实际案例学习如何构建和优化状态机逻辑,对于理解数字电路设计原理及提高硬件描述语言(如VHDL或Verilog)编写能力具有极大帮助。
2025-11-30 17:15:39 下载 3 查看 70
www.eeworm.com

计数器及数码管显示

这份详尽的VHDL项目资源,专注于6进制计数器的设计与实现,并结合七段数码管进行实时数值显示。适用于FPGA开发人员及电子工程学生,从基础到高级的应用案例,帮助您深入理解数字电路设计原理。
2025-12-07 17:41:32 下载 2 查看 50
www.eeworm.com

乐曲硬件演奏电路设计

本文分析了乐曲演奏设计中音符,频率,节拍与编码的相互关系,并在EDA开发工具MAX-plus II平台上,采用VHDL语言及原理图的设计方法,实现基于FPGA片上系统动态显示可选择多首乐谱的乐曲演奏器的设计
2026-01-09 14:38:40 下载 1 查看 67
www.eeworm.com

VIP专区-嵌入式/单片机编程源码精选合集系列(84)

基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标与VGA控制模块.
2. 基于fpga和sopc的用VHDL语言编写的EDA的VGA彩条信号显示控制器.
3.
2015-04-24 09:50:57 下载 45 查看 9,319
www.eeworm.com

变压器的零序保护的配置原则

  变压器的零序保护的配置原则是什么?答:(1)中性点直接接地电网的变压器应装设零序(接地)保护作为变压器主保护的后备保护和相邻元件接地短路的后备保护。

2013-12-03 08:06:01 下载 118 查看 1,106
www.eeworm.com

/*看大家都在学操作系统

弄了一点代码出来,放在那也没啥用,不如拿上来 给新手看看,一个任务调度的雏形是什么样子的~~~~~~~~~这些代码没有经过优化, 我只求实现任务切换的功能。
2014-01-17 04:01:15 下载 46 查看 1,038
www.eeworm.com

RS485串行通信协议及其应用

Profibus又是什么?与其它串行协议相比,它们的性能如何?适用于哪些应用?
2022-08-15 17:20:02 下载 7 查看 3,066
www.eeworm.com

物联网远程控制及智能硬件开发平台:ilink开发快技术资料

一、ilink开发快是什么 ilink为用户提供成熟稳定,可管可控的软硬云通信链路服务系统。
2022-12-10 16:30:02 下载 7 查看 5,150
www.eeworm.com

基于FPGA的数据采集系统的SOPC实现

Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL
2013-07-12 10:30:01 下载 88 查看 1,193
www.eeworm.com

基于FPGA的数字调频发射机技术研究

数字调制发射机具有调制中心频率可调、频偏可编程、调制方式可重组、调制码速率高、可实现较高的频响、可以与编码器合并扩展功能很强等优点,成为今后发射机的发展主流.本论文讨论了如何利用现场可编程器件FPGA结合Max+plusⅡ及VHDL
2013-04-24 16:38:33 下载 26 查看 1,159
www.eeworm.com

基于FPGA的数据采集系统的SOPC实现

Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL
2023-11-01 02:40:02 下载 7 查看 5,750
www.eeworm.com

基于FPGA的数字调频发射机技术研究

数字调制发射机具有调制中心频率可调、频偏可编程、调制方式可重组、调制码速率高、可实现较高的频响、可以与编码器合并扩展功能很强等优点,成为今后发射机的发展主流.本论文讨论了如何利用现场可编程器件FPGA结合Max+plusⅡ及VHDL
2024-01-16 20:40:01 下载 8 查看 8,369
www.eeworm.com

基于Matlab_DSP_Builder多波形信号发生器的设计

为多种波形信号发生器的设计提出了一种较为简单的解决方案,根据各种波形产生的基本原理,利用Matlab/DSP Builder建立其数学模型.然后利用AITERA公司提供的Singacompler工具对其进行编译,产生QUARTUSⅡ能够识别的VHDL
2013-05-29 18:00:01 下载 156 查看 1,218
www.eeworm.com

第 一 节 ispDesignEXPERT 简 介 第 二 节 ispDesignEXPERT System 的 原 理 图 输 入 第 三 节 设 计 的 编 译 与 仿 真 第 四 节

原 理 图 输 入 第 三 节 设 计 的 编 译 与 仿 真 第 四 节 ABEL 语 言 和 原 理 图 混 合 输 入 第 五 节 ispDesignEXPERT System 中 VHDL
2015-06-22 20:10:01 下载 67 查看 1,087
www.eeworm.com

朋友

朋友,我是Jawen.看到先前上载的一套CPLD开发板的VHDL源码挺受欢迎的,现在就将她的Verilog源码也一并贡献给大家:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机
2014-01-23 21:09:01 下载 175 查看 1,032
www.eeworm.com

六十进制计数器.电子万年历是计数器的应用之一.年由月的十二进制计数器进位+1得到.月是日的三十进制计数器进位+1得到.日是小时的二十四进制计数器进位+1得到.小时是分的六十进制计数器进位+1得到.分是

电子万年历是计数器的应用之一.年由月的十二进制计数器进位+1得到.月是日的三十进制计数器进位+1得到.日是小时的二十四进制计数器进位+1得到.小时是分的六十进制计数器进位+1得到.分是秒的六十进制计数器进位+1得到.本程序基于VHDL
2014-11-29 03:44:01 下载 80 查看 1,110
‹ 上一页 1 ... 284 285 286 287 288 289 290 291 292 293 294 ... 332 下一页 ›