www.eeworm.com
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL
2013-06-09 09:20:01
下载 164
查看 1,096
www.eeworm.com
并
利用已经实现的 VHDL 模块文件,采用原理图方法,实现
2016-11-27 23:30:06
查看 43
www.eeworm.com
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL
2024-02-16 04:50:01
下载 2
查看 2,190
www.eeworm.com
单片机是什么?单片机有什么用?单片机与微处理器是什么关系?而CPU呢?MCU呢?
2013-11-22 08:16:01
下载 62
查看 1,069
www.eeworm.com
对CAN 是什么、CAN 的特征、标准规格下的位置分布等、
CAN 的概要及CAN 的协议进行了说明。
2.
2013-10-14 11:00:01
下载 149
查看 1,164
www.eeworm.com
正如有一个陌生人闯入时我们会问“你是什么人”一样,当一个USB设备插入主机时,,它也会问:“你是什么设备”。并接着会问,你使用什么通信协议等等。
2022-09-16 22:20:01
下载 1
查看 3,864
www.eeworm.com
而采用VHDL进行设计输入的设计方法有着不依赖器件,移植容易,能加快设计的特点。因而,VHDL。和FPGA器件结合,能大大提高设计的灵活性与效率,缩短了产品开发的周期,加快产品上市时间。
2013-07-04 06:20:01
下载 48
查看 1,102
www.eeworm.com
而采用VHDL进行设计输入的设计方法有着不依赖器件,移植容易,能加快设计的特点。因而,VHDL。和FPGA器件结合,能大大提高设计的灵活性与效率,缩短了产品开发的周期,加快产品上市时间。
2023-10-05 17:50:01
下载 3
查看 9,327
www.eeworm.com
而采用VHDL进行设计输入的设计方法有着不依赖器件,移植容易,能加快设计的特点。因而,VHDL。和FPGA器件结合,能大大提高设计的灵活性与效率,缩短了产品开发的周期,加快产品上市时间。
2023-12-29 14:30:02
下载 2
查看 2,510
www.eeworm.com
掌握硬件描述语言VHDL,能利用EDA工具设计数字系统。
2013-04-24 16:38:29
下载 85
查看 1,073
www.eeworm.com
2014-12-28 20:37:02
下载 40
查看 1,127
www.eeworm.com
2013-10-20 02:36:01
下载 161
查看 1,103
www.eeworm.com
M_UART
介绍了通用异步收发器(UART)的原理,并以可编程逻辑器件FPGA为核心控制部件,基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程完成
2014-06-06 09:59:04
下载 167
查看 1,122
www.eeworm.com
USB devices the operating frequency was low enough to allow data recovery to be handled
in a vendors VHDL
2014-01-02 07:23:09
下载 186
查看 1,099
www.eeworm.com
USB devices the operating frequency was low enough to allow data recovery to be handled
in a vendors VHDL
2017-07-05 10:31:01
下载 182
查看 1,159
www.eeworm.com
使用VHDL硬件语言便能实现FPGA功能,该硬件加密系统具备一定的安全性。
2023-09-17 23:40:01
下载 1
查看 7,781
www.eeworm.com
掌握硬件描述语言VHDL,能利用EDA工具设计数字系统。
2023-12-02 15:20:02
下载 5
查看 1,410
www.eeworm.com
对于该架构的实现,本文提出了VHDL
2024-03-16 21:10:01
下载 5
查看 9,358
www.eeworm.com
文提出了一种以EP1C3为核心器件,通过VHDL语言实现二输入一输出模糊控制的控制芯片,允许有16条控制规则(可扩展到256条),其模糊推理过程既有并行又有串行,每秒钟可以完成5万次完整的模糊推理运算
2024-05-09 16:30:02
下载 8
查看 2,800
www.eeworm.com
利用VHDL语言设计方式进行各个功能模块的设计。
2026-02-01 05:03:30
下载 1
查看 84