找到约 5,359 条结果
www.eeworm.com
视频压缩采用LZW无损压缩算法,用Verilog语言设计了压缩模块和解压缩模块,利用Xilinx公司的IP核生成工具Core Generator生成FIFO来缓存压缩/解压缩单元的输入输出数据,光纤线路码采用
2023-06-27 00:40:02
下载 9
查看 6,339
www.eeworm.com
本文首先分析了容栅式数显卡尺各组成部分的工作原理,并采用模拟硬件描述语言Verilog-A对容栅传感器的结构及行为进行了建模与仿真,应用于芯片的数据处理,然后,根据容機系统的性能要求,进行了逻辑电路的设计
2023-09-13 12:30:01
下载 5
查看 392
www.eeworm.com
本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。
2023-09-26 02:50:01
下载 3
查看 4,996
www.eeworm.com
论文采用状态机控制及Verilog语言描述实现了串行的算术编码,在ISE9.1上编译综合,用Modelsim软件对代码进行了仿真,将编码仿真结果与JPEG2000开源C代码运行结果及其他文献中结果进行对比
2023-09-26 16:50:01
下载 9
查看 3,493
www.eeworm.com
设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。
2023-09-26 20:20:02
下载 10
查看 9,957
www.eeworm.com
全部设计采用Verilog语言描述,最大迭代次数为31次,译码器的时钟频率为120MHz。
2023-09-30 03:20:02
下载 8
查看 1,255
www.eeworm.com
本文中,采用自顶向下的设计方法将人脸检测系统分成若干个子模块,然后对每个子模块进行详细的设计和说明,给出了每个子模块的硬件架构、状态转换以及verilog实现后的仿真波形。
2023-10-02 11:20:02
下载 9
查看 9,732
www.eeworm.com
本文采用Verilog语言进行硬件电路描述,程序都是基于自顶向下的模块化的设计方法。利用ISE8.2、Synplifv Pro8.1和Modelsim6.1软件平台对各模块进行设计、仿真、实现。
2023-10-02 16:00:01
下载 3
查看 8,761
www.eeworm.com
在对CTC译码器设计时,采用了交织器、滑动窗技术,完成了CTC译码器的Verilog描述、仿真,并将得到的仿真结果进一步和C语言下的CTC仿真结果进行比较,表明其性能接近C语言仿真模型。
2023-10-07 06:00:02
下载 6
查看 7,530
www.eeworm.com
本文中,采用自顶向下的设计方法将人脸检测系统分成若干个子模块,然后对每个子模块进行详细的设计和说明,给出了每个子模块的硬件架构、状态转换以及verilog实现后的仿真波形。
2024-03-03 11:30:02
下载 9
查看 4,690
www.eeworm.com
最后通过使用编写'Verilog程序和调用部分lP Core相结合的方法完成数字下变频各个模块的设计并完成仿真和调试。结果表明设计的思想和结构是正确的,在下一步工作中主要完成系统的板级调试。
2024-03-04 16:50:02
下载 10
查看 9,607
www.eeworm.com
在对CTC译码器设计时,采用了交织器、滑动窗技术,完成了CTC译码器的Verilog描述、仿真,并将得到的仿真结果进一步和C语言下的CTC仿真结果进行比较,表明其性能接近C语言仿真模型。
2024-03-07 00:40:01
下载 1
查看 4,888
www.eeworm.com
在数据采集处理电路中,使用Verilog硬件描述语言设计了多路计数器,该计数器具有数据缓存单元,允许在计数的同时读取数据。
2024-03-26 14:50:01
下载 1
查看 5,761
www.eeworm.com
对其基本要求是什么?
2013-10-09 20:28:01
下载 113
查看 1,150
www.eeworm.com
经过惨痛的经历以后,笔者重新思考“仿真是什么?”,仿真难道是常规口中说过的东
西吗?还是其它呢?苦思冥想后,笔者终于悟道“仿真既是虚拟建模”这一概念。
2022-05-02 22:30:01
下载 4
查看 5,622
www.eeworm.com
>所有东西都有关联,但不是直接关联
推理问题
掌握贝叶斯学派的方法
马尔可夫权衡证据
逻辑与概率:一对不幸的组合
第七章 类推学派:像什么就是什么
2022-05-07 04:30:02
下载 2
查看 7,425
www.eeworm.com
采用VerIlog语言对设计进行了仿真验证,并将仿真结果同matlab仿真结果进行了比较,比较结果表明该方案能实现对卫星遥感图像数据流的二维提升小波变换的功能。
2013-06-15 05:20:01
下载 108
查看 1,144
www.eeworm.com
在完成硬件结构设计的基础上,使用Verilog硬件描述语言对整个设计进行了完全可综合的RTL级描述,采用同步设计,提高了可靠性。
2013-07-25 01:10:01
下载 159
查看 1,174
www.eeworm.com
2.编写了Verilog程序,在FPGA中实现了9路指纹的并行匹配。由于FPGA本身的局限性,实现原有匹配算法有很大困难。在简化原有匹配算法的基础上本文提出了便于FPGA实现“粗匹配”算法。
2013-06-05 01:30:01
下载 99
查看 1,159
www.eeworm.com
FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。
2013-04-24 16:38:35
下载 102
查看 1,108