找到约 5,359 条结果
www.eeworm.com
首先用Matlab7.1对部分模块进行了软件仿真;然后用硬件描述语言Verilog HDL在QuartusⅡ8.0环境下完成了关键模块的编写、仿真和综合,最后详细阐述了OFDMA上行链路信道估计与均衡的
2023-09-28 14:30:01
下载 6
查看 9,788
www.eeworm.com
针对这一现象,通过认真分析PROFIBUS-DP总线协议,本文设计并完成了一种通过FPGA器件,采用硬件描述语言Verilog HDL实现PROFIBUS-DP从站协议功能的方案。
2023-10-01 18:20:01
下载 9
查看 9,708
www.eeworm.com
针对这个问题,探讨了如何利用目前现有器件进行系统实现,提出基于FPGA的全数字设计模型,并设计了简化的两级结构同步捕获算法的系统实现方案,用Verilog HDL编写了关键逻辑电路模块。
2023-10-02 05:10:01
下载 10
查看 7,680
www.eeworm.com
本文的所有逻辑模块均采用Verilog HDL语言进行描述设计。 本文最后对系统进行了调试。经实验验证,系统达到了图像实时采集、存储的功能,能进行正确可靠的工作。
2023-10-03 02:20:02
下载 10
查看 9,451
www.eeworm.com
通过对运动控制器算法的建模,采用Verilog HDL硬件描述语言对模型进行描述,由此构建IP软核,并通过软件测试仿真验证其正确性,最后介绍了在FPGA芯片实现精插补的策略。
2023-10-03 03:00:01
下载 5
查看 6,131
www.eeworm.com
采用Verilog HDL输入方式,在Quartus Ⅱ平台上利用第三方软件ModeiSim对电路进行功能仿真获得时序脉冲数据,通过Matlab仿真得到所需的正弦波和余弦波形。
2023-10-05 21:20:02
下载 5
查看 3,668
www.eeworm.com
针对某工程应用中的具体要求,我们以FPGA为平台,采用Verilog HDL语言对改进算法进行了硬件实现。
2023-10-08 21:50:01
下载 3
查看 5,896
www.eeworm.com
其次,参照IEEE 802.15.3协议标准,设计了(2,1,6)卷积码Viterbi译码器,采用串行方式进行回溯译码,利用双口RAM存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,
2024-01-05 08:20:01
下载 1
查看 5,496
www.eeworm.com
公司的嵌入式可编程接口芯片Q15030来完成接口芯片设计.QL5030内集成了PCI接口控制器和用户可编程逻辑FPGA.该设计在深刻理解PCI协议的基础上,在用户可编程逻辑FPGA上,应用硬件描述语言VHDL、Verilog
2024-01-13 07:50:01
下载 3
查看 9,591
www.eeworm.com
针对某工程应用中的具体要求,我们以FPGA为平台,采用Verilog HDL语言对改进算法进行了硬件实现。
2024-02-19 18:00:02
下载 4
查看 4,963
www.eeworm.com
针对这一现象,通过认真分析PROFIBUS-DP总线协议,本文设计并完成了一种通过FPGA器件,采用硬件描述语言Verilog HDL实现PROFIBUS-DP从站协议功能的方案。
2024-03-02 02:40:01
下载 4
查看 1,177
www.eeworm.com
本文的所有逻辑模块均采用Verilog HDL语言进行描述设计。 本文最后对系统进行了调试。经实验验证,系统达到了图像实时采集、存储的功能,能进行正确可靠的工作。
2024-03-04 11:50:01
下载 2
查看 506
www.eeworm.com
通过对运动控制器算法的建模,采用Verilog HDL硬件描述语言对模型进行描述,由此构建IP软核,并通过软件测试仿真验证其正确性,最后介绍了在FPGA芯片实现精插补的策略。
2024-04-05 06:40:01
下载 1
查看 4,384
www.eeworm.com
针对这个问题,探讨了如何利用目前现有器件进行系统实现,提出基于FPGA的全数字设计模型,并设计了简化的两级结构同步捕获算法的系统实现方案,用Verilog HDL编写了关键逻辑电路模块。
2024-05-09 21:00:01
下载 8
查看 7,227
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2013-06-02 05:50:01
下载 123
查看 1,219
www.eeworm.com
MEASI瓜EMENT TECHN0L0GY
第29卷第3期
2006年6月
PS/2设备接口IP核设计
王 豪黄启俊常 胜
(武汉大学物理学院微电子与固体电子学实验室武汉430072)
摘要:用Verilog
2014-11-18 09:19:06
下载 151
查看 1,472
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2023-07-15 01:00:03
下载 5
查看 9,785
www.eeworm.com
本文系统分析了Turbo 乘积码的原理及性能,详细讨论了各种因素对TPC译码性能的影响,提出了一种适合在FPGA中全数字实现的串行迭代译码算法,然后根据FPC编译码算法,采用Verilog硬件描述语言在
2024-01-04 15:30:01
下载 10
查看 7,278
www.eeworm.com
文中介绍一种高性能32位双通道可编程DMA控制器的设计,重点讨论了该DMA的主要功能、设计构思、控制单元及主要部分的电路实现.通过对具体电路的分析和讲解把相应功能模块进行了介绍.通过在Cadence (R) NC-verilog
2024-08-21 16:50:02
下载 7
查看 6,633
www.eeworm.com
DSP)是一种新型的、结构特殊的高速单片微处理器,在电子工业领域得到了越来越广泛的应用.在DSP应用系统设计中,必不可少的是各种通信接口的设计.介绍了一种DSP中的同步串口的系统级和行为级设计过程,采用Verilog
2024-10-01 13:40:02
下载 2
查看 3,921