找到约 5,063 条结果
www.eeworm.com
根据DDR2-SDRAM的特点,选择合适的内存调度方案,采用Verilog HDL语言设计实现了该高速实时数据采集系统,并对系统功能进行验证与分析,结果表明本设计完全能够满足系统的性能指标。
2024-04-05 09:50:01
下载 5
查看 8,107
www.eeworm.com
本文的主要工作有: 1)采用更高效的ME算法,不仅减少了逻辑单元的使用量,而且速度上也得到提高;2)用Verilog HDI,语言实现RS的译码,包括伽罗华(Galoias)域内的乘法除法器的设计,关键方程求解电路等等
2024-04-12 20:40:01
下载 7
查看 9,618
www.eeworm.com
本文正是针对这一现状,在详细分析比较了目前存在的仿真验证软件后,根据本课题的特性及要求从中选取了Gtkwave和Icarus Verilog两个仿真软件,进行二次开发。
2024-04-13 02:30:02
下载 7
查看 6,069
www.eeworm.com
在研究信号采样理论、多速率数字信号处理理论、滤波器设计理论、FPGA硬件数字算法等基础上,并结合实际应用要求,提出了适合于FPGA实现的数字化中频处理系统方案,对系统进行了仿真,验证了系统方案的可行性,然后通过Verilog
2024-05-08 01:10:01
下载 6
查看 9,444
www.eeworm.com
信道编码方案进行了详细的阐述,这是本人制定信道内码解码方案的基础.然后,在对内码解码所有模块进行C语言和MATLAB算法仿真的基础上,完成了内码解码总模块的FPGA设计,系统所有的硬件电路设计都采用了Verilog
2024-05-09 22:50:01
下载 1
查看 9,413
www.eeworm.com
在LSTBC结构的MIMO-OFDM发送处理系统的FPGA设计与实现中涉及到的信道编码、星座映射、LSTBC、IFFT等模块,都采用Verilog编程并辅以调用IP核的方式实现,并通过Quartus II9.0
2024-05-27 23:40:02
下载 9
查看 3,398
www.eeworm.com
接着采用自顶向下的IC设计方法,通过Verilog HDL语言编程设计了I2C的主、从IP固核。
2024-05-28 01:00:03
下载 6
查看 9,773
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-23 18:28:01
下载 165
查看 1,095
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-19 12:56:01
下载 70
查看 1,068
www.eeworm.com
C语言中,修饰符volatile含义是什么?其应用场合有哪些?
2022-08-29 03:30:02
下载 1
查看 9,045
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-23 06:16:01
下载 89
查看 1,412
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-07 15:08:01
下载 154
查看 1,130
www.eeworm.com
在本课题中我所完成的工作如下: 1、查阅相关文献,熟悉CAVLC及CABAC算法,对其中的k阶指数哥伦布码形式、归一化模块、model_number取值、非零系数幅值编码原理等理论进行了分析与研究; 2、采用Verilog
2023-10-04 09:30:01
下载 8
查看 3,816
www.eeworm.com
在本课题中我所完成的工作如下: 1、查阅相关文献,熟悉CAVLC及CABAC算法,对其中的k阶指数哥伦布码形式、归一化模块、model_number取值、非零系数幅值编码原理等理论进行了分析与研究; 2、采用Verilog
2024-03-16 06:10:01
下载 1
查看 4,760
www.eeworm.com
采用并行高密度乘法器和流水线(pipeline)工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,实际合理地解决了资源和速度之间相互制约的问题.本设计采用Verilog
2013-06-20 03:40:01
下载 31
查看 1,103
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2013-06-02 01:50:01
下载 25
查看 1,120
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2013-05-20 13:50:01
下载 68
查看 1,139
www.eeworm.com
现在学习Verilog HDL的人或许比较多,但是用VHDL的人可以学习下,这本书还是很不错的。
2014-07-10 06:00:18
下载 89
查看 1,108
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2022-09-08 09:40:01
下载 8
查看 8,277
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2022-09-08 09:50:01
下载 3
查看 5,353