找到约 5,359 条结果
www.eeworm.com
此文件是一个自己设计的65x256的CAM VHDL和Verilog源文件,用于存放MAC地址和IP地址的查找表。修改内部参数可以实现不同宽度和深度的查找表。
2025-12-18 14:48:09
下载 2
查看 85
www.eeworm.com
在数字电路设计中,25分频的Verilog代码适用于需要精确时钟控制的应用场景。无论是在嵌入式系统还是FPGA项目开发中,这一技术方案都能有效实现频率转换,确保系统运行稳定可靠。
2025-12-19 09:01:09
下载 3
查看 55
www.eeworm.com
设计采用基-2按时间抽取算法,以XILINX公司提供的ISE6.1为软件平台,利用Verilog HDL描述的方式实现了512点16bits复数块浮点结构的FFT系统,并以FPGA芯片VirtexⅡXC2V1000
2013-04-24 16:38:23
下载 169
查看 1,115
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2013-07-13 12:10:01
下载 145
查看 1,154
www.eeworm.com
第三部分为数字集成电路的设计工具使用教程,分别介绍了用Matlab进行系统级验证、用ModelSim和NC-Verilog进行HDL描述和仿真、用Xilinx ISE进行EPGA验证设计、用Synopsys
2022-07-16 19:20:01
下载 6
查看 1,121
www.eeworm.com
本书全面讲解了FPGA系统设计的背景知识、硬件电路设计,硬件描述语言Verilog HDL的基本语法和常用语句,FPGA的开发工具软件的使用,基于FPGA的软核嵌入式系统,FPGA设计的基本原则、技巧、
2022-09-08 17:00:02
下载 5
查看 9,515
www.eeworm.com
本书全面讲解了FPGA系统设计的背景知识、硬件电路设计,硬件描述语言Verilog HDL的基本语法和常用语句,FPGA的开发工具软件的使用,基于FPGA的软核嵌入式系统,FPGA设计的基本原则、技巧、
2022-09-08 17:10:02
下载 7
查看 1,840
www.eeworm.com
设计采用基-2按时间抽取算法,以XILINX公司提供的ISE6.1为软件平台,利用Verilog HDL描述的方式实现了512点16bits复数块浮点结构的FFT系统,并以FPGA芯片VirtexⅡXC2V1000
2023-06-13 06:10:41
下载 9
查看 3,004
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2023-10-03 15:30:01
下载 1
查看 4,163
www.eeworm.com
设计采用基-2按时间抽取算法,以XILINX公司提供的ISE6.1为软件平台,利用Verilog HDL描述的方式实现了512点16bits复数块浮点结构的FFT系统,并以FPGA芯片VirtexⅡXC2V1000
2023-10-10 06:30:01
下载 6
查看 8,808
www.eeworm.com
针对fpga,采用verilog hdl语言,实现了运动控制芯片功能,主要对矢量控制算法,速度和位置采样模块,电流采样模块,空间矢量脉宽调制模块和pi控制算法的数字结构进行了研究。
2023-12-14 08:10:01
下载 9
查看 7,749
www.eeworm.com
在设计逻辑分析装置硬件部分时,采用基于平台SoC设计思路和可测试性方法,结合EDA技术用自上而下的设计思想将硬件部分的采样电路、存储电路、频率生成电路、指令识别电路、触发电路和控制电路等模块设计成为用Verilog
2024-01-15 01:30:01
下载 4
查看 555
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2024-03-31 18:30:02
下载 2
查看 5,964
www.eeworm.com
Verilog源码15.
2. Verilog源码11.
3. verilog基础知识.
4. Verilog硬件描述语言教程.
5. 手机电池电路智能化研究.
2015-04-24 09:50:55
下载 17
查看 4,903
www.eeworm.com
读者将详细了解有效处理复杂亚微米ASIC的设计方法,其重点是HDL的编码风格、综合和优化、动态仿真、形式验证、DFT扫描
2013-05-20 16:20:01
下载 185
查看 1,156
www.eeworm.com
读者将详细了解有效处理复杂亚微米ASIC的设计方法,其重点是HDL的编码风格、综合和优化、动态仿真、形式验证、DFT扫描
2023-05-08 21:30:02
下载 8
查看 6,673
www.eeworm.com
· 摘要: 提出了一种基于中国地面数字电视广播传输标准的星座映射与解映射器的设计方法.使用DSP Builder的各种模块搭建系统,并利用Signal Compiler生成HDL工程
2024-08-25 00:50:03
下载 4
查看 2,129
www.eeworm.com
后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog
2013-10-20 15:20:01
下载 185
查看 1,086
www.eeworm.com
后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog
2013-11-02 16:00:01
下载 125
查看 1,130
www.eeworm.com
单片机是什么?单片机有什么用?单片机与微处理器是什么关系?而CPU呢?MCU呢?
2013-11-22 08:16:01
下载 62
查看 1,069