找到约 4,874 条结果
www.eeworm.com

G729A语音编解码算法研究及FPGA实现.rar

因其具有良好的合成语音质量、适中的复杂度、较低的时延等优点,G729A标准已被广泛应用在VOIP网关、IP电话中。
2013-06-20 09:40:01 下载 146 查看 1,131
www.eeworm.com

基于FPGA的SDI接口的研究与开发.rar

针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II处理器系统,将SDI接口以IP
2013-07-31 14:20:01 下载 175 查看 1,135
www.eeworm.com

基于ARM与μCOSⅡ的高端仪表平台的研究

网络通信模块中,WEB SERVER在控制平台实现,在上位PC上输入服务器的固定IP地址,实现控制命令的发送、数据包的接收等功能。
2013-06-06 01:20:01 下载 197 查看 1,110
www.eeworm.com

基于ARM的GSM网络G3无线传真接入终端的研究和实现

PC传真需利用传真软件进行传真,其功能受到传真软件的限制,而IP传真需投入的通信基础设施较大。
2013-04-24 16:38:31 下载 199 查看 1,114
www.eeworm.com

基于ARM的多路串行和以太网通信技术的研究与应用

本文分别对串行通信和基于TCP/IP协议的以太网通信进行研究和分析,在此基础上,设计一个嵌入式系统一基于APM处理器的多路串行通信与以太网通信系统,来实现F8-DCS系统中多路串口数据采集和以太网之间的数据传输
2013-07-31 22:50:01 下载 117 查看 1,163
www.eeworm.com

G729A语音编解码算法研究及FPGA实现

因其具有良好的合成语音质量、适中的复杂度、较低的时延等优点,G729A标准已被广泛应用在VOIP网关、IP电话中。
2013-04-24 16:38:35 下载 92 查看 1,122
www.eeworm.com

基于FPGA的SDI接口的研究与开发

针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II处理器系统,将SDI接口以IP
2013-04-24 16:38:35 下载 129 查看 1,079
www.eeworm.com

基于FPGA的回波抵消器设计与实现

回波抵消器在免提电话、无线产品、IP电话、ATM语音服务和电话会议等系统中,都有着重要的应用。在不同应用场合对回波抵消器的要求并不完全相同,本文主要研究应用于电话系统中的电回波抵消器。
2013-06-23 19:00:01 下载 131 查看 1,140
www.eeworm.com

系统芯片SoC原型验证技术

虽然IP核复用大大减少了SoC的设计时间,但是SoC的验证仍然非常复杂耗时。
2013-07-02 12:50:01 下载 169 查看 1,129
www.eeworm.com

基于FPGA的遗传算法硬件实现研究

这些硬件模块可以被进一步综合映射到ASIC或做成IP核方便其他研究者调用。 最后,本文对硬件遗传算法及其在函数优化中的一些尚待解决的问题进行了讨论,并对本课题未来的研究进行了展望。
2013-07-22 14:20:01 下载 177 查看 1,119
www.eeworm.com

船用导航雷达数字信号处理设计

它高集成度,以及用于设计的强大软件平台、IP核、在线升级可满足需求。 本文介绍了基于FPGA实现船用导航雷达数字信号处理的设计,这是一个具体的、已经完成并进行小批量生产的产品,对指导实践具有一定意义。
2013-04-24 16:38:38 下载 23 查看 1,142
www.eeworm.com

《窄带物联网 NB-IoT 应用开发共性技术 》

书中把负责 NB-IoT 通信的设施抽象为“信息邮局 MPO”,抽象为固定 IP 地址及端口,以便简化应用系统的编程。
2022-07-08 05:10:02 下载 2 查看 8,427
www.eeworm.com

FPGA与PC间基于PCIe和千兆以太网的通信设计

FPGA端基于PCle IP Core完成了发送接收引擎模块、寄存器读写控制模块和FIFO读写控制模块的设计。定义了相应模块的接口,并分析了数据传输的时序。
2022-07-11 08:00:02 下载 10 查看 4,417
www.eeworm.com

ModelSim电子系统分析及仿真 第2版 [于斌,谢龙汉 编著] 2014年版.part1

仿真软件之一,它能提供友好的仿真环境,是业界唯一单内核支持VHDL和Verilog混合仿真的仿真器,它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP
2022-09-16 10:50:02 下载 3 查看 9,334
www.eeworm.com

HDL Designer Series 2010.2a win32

通过图形化、文本或两者的组合,结合IP的引入,快速高效的创建设计,HDL可视化和统一的HDL风格和文档能力,版本管理为团队设计提供了基础,全面的VHDL、Verilog和mixed-HDL支持适应百万门的
2023-04-16 19:00:02 下载 9 查看 9,049
www.eeworm.com

船用导航雷达数字信号处理设计

它高集成度,以及用于设计的强大软件平台、IP核、在线升级可满足需求。 本文介绍了基于FPGA实现船用导航雷达数字信号处理的设计,这是一个具体的、已经完成并进行小批量生产的产品,对指导实践具有一定意义。
2023-06-09 16:30:18 下载 5 查看 7,128
www.eeworm.com

系统芯片SoC原型验证技术

虽然IP核复用大大减少了SoC的设计时间,但是SoC的验证仍然非常复杂耗时。
2023-06-10 09:30:03 下载 2 查看 3,668
www.eeworm.com

高可靠R80515的设计与实现

本文首先对R80515开源IP核进行了深入的分析,然后对数字电路的SEU现象进行了研究。
2023-06-12 20:30:39 下载 3 查看 4,762
www.eeworm.com

基于FPGA的SDI接口的研究与开发

针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II处理器系统,将SDI接口以IP
2023-06-12 21:40:40 下载 4 查看 8,330
www.eeworm.com

基于FPGA的系统芯片SoC原型验证技术的研究与实现.rar

虽然IP核复用大大减少了SoC的设计时间,但是SoC的验证仍然非常复杂耗时。
2023-06-26 20:00:48 下载 7 查看 688
‹ 上一页 1 ... 221 222 223 224 225 226 227 228 229 230 231 ... 244 下一页 ›