找到约 4,391 条结果
www.eeworm.com
整个TTCM译码系统采用VHDL语言描述,在Quartus环境下逻辑综合。
2023-10-08 12:30:01
下载 3
查看 7,434
www.eeworm.com
整个TTCM译码系统采用VHDL语言描述,在Quartus环境下逻辑综合。
2024-01-05 01:10:01
下载 7
查看 9,615
www.eeworm.com
在QuartusⅡ集成环境中进行FPGA的开发,使用VHDL语言和原理图输入法进行电路设计。
2024-01-11 17:30:01
下载 1
查看 7,187
www.eeworm.com
本文在quartus全面仿真设计方案的基础上,全面验证了硬件实现AESCBC方案的正确性,全面分析了本设计加密解密的性能。
2024-01-20 08:50:01
下载 1
查看 4,289
www.eeworm.com
,以节约资源.接着应用Matlab做算法级的仿真,得出具体硬件系统实现是正确可行的.通过FPGA硬件实现该BP神经网络.首先采用ModelSim做功能验证和时序验证、Leonard 2002a做综合、QuartusⅡ
2024-01-29 11:30:01
下载 4
查看 1,481
www.eeworm.com
根据系统设计的设计要求,以及现有芯片使用情况比较,本文选用Altera公司的:FPGA芯片,应用公司提供的Dspbuilder作为系统级的开发工具,应用Quartus Ⅱ作为综合、布局布线工具实现数字上下变频处理部分设计
2024-04-02 18:30:02
下载 2
查看 7,892
www.eeworm.com
对该系统在不同信噪比情况下的错误概率进行了计算,并绘出了信噪比-错误概率曲线;其次,利用DSPBuilder中的Signalcompiler将Chen-Mobius多路通信系统的主体模块(函数及积分器的产生等)转化成HDL硬件语言,后在QuartusⅡ
2024-05-06 12:20:01
下载 9
查看 2,193
www.eeworm.com
搭建DDR2控制器IP软核的仿真验证平台,针对设计的具体功能进行仿真验证,并实现在Altera Stratix II GX90开发板上对DDR2存储芯片基本读/写操作控制的FPGA功能演示。
2013-06-10 16:00:01
下载 55
查看 1,146
www.eeworm.com
最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。
2013-06-22 21:30:02
下载 120
查看 1,164
www.eeworm.com
在硬件平台上进行μC/OS-II操作系统移植,基于该操作系统编写了各硬件模块驱动程序,主要包括串行接口和CAN模块的初始化、数据接收以及发送。
2013-07-09 05:20:01
下载 173
查看 1,082
www.eeworm.com
随后,提出了该装置软件部分设计思想,其中重点介绍了DSP部分的FFT算法设计、ARM部分的uC/OS-II操作系统移植和MiniGUI图形界面开发。
2013-07-10 09:20:01
下载 109
查看 1,168
www.eeworm.com
最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。
2013-06-04 15:30:02
下载 196
查看 1,118
www.eeworm.com
本文对IEEE802.16d OFDM系统物理层进行了研究,并在XILINX公司的Virtexpro II芯片上实现了基带算法。
⑴探讨了OFDM基本原理及其关键技术。
2013-04-24 16:38:41
下载 59
查看 1,107
www.eeworm.com
在此基础上,学习研究EDK II的整体架构和模块单元开发设计的规范和方法,并用基于EDK 11搭建MDE(模块开发环境)的测试框架,编写类库的测试实例。
2022-06-26 10:00:02
下载 6
查看 7,124
www.eeworm.com
在硬件平台上进行μC/OS-II操作系统移植,基于该操作系统编写了各硬件模块驱动程序,主要包括串行接口和CAN模块的初始化、数据接收以及发送。
2023-06-22 10:20:03
下载 6
查看 153
www.eeworm.com
随后,提出了该装置软件部分设计思想,其中重点介绍了DSP部分的FFT算法设计、ARM部分的uC/OS-II操作系统移植和MiniGUI图形界面开发。
2023-09-08 17:50:01
下载 8
查看 3,284
www.eeworm.com
系统采用Xilinx的Virtex-II Pro FPGA,该芯片内部集成IBM PowerPC405硬核处理器。
2023-09-26 00:10:02
下载 10
查看 1,525
www.eeworm.com
整个设计使用Verilog HDL,硬件开发语言,在ISE 10.0仿真软件环境下开发,采用Xilinx Virtex-II Pro FPGA.硬件平台上进行了实现,并给出了该系统与PC机的性能比较。
2023-09-26 02:10:01
下载 8
查看 5,251
www.eeworm.com
本文设计的视频采集系统从图像采集到网络发送都使用纯硬件的方法,没有嵌入Nios II软核,这种方案使系统具备了较高的实时性和可靠性。
2023-09-26 06:30:01
下载 7
查看 3,131
www.eeworm.com
本文以Xilinx公司的Virtex-II Pro FPGA为载体,对基于SRAM工艺的FPGA的配置原理、配置结构以及配置流程进行研究,并对EAPR(Early Access Partial Reconfiguration
2023-09-27 01:10:01
下载 3
查看 990