找到约 4,391 条结果
www.eeworm.com
最后使用QuartusⅡ将整个系统工程文件综合、布局布线。在察看时序报告无误后,将系统配置文件下载至FPGA开发板中。
2024-04-25 20:50:01
下载 4
查看 6,318
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2024-05-08 12:20:02
下载 6
查看 128
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-23 18:28:01
下载 165
查看 1,095
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-19 12:56:01
下载 70
查看 1,068
www.eeworm.com
C语言中,修饰符volatile含义是什么?其应用场合有哪些?
2022-08-29 03:30:02
下载 1
查看 9,045
www.eeworm.com
并结合以太网控制芯片RTL8019AS、Flash SST39VF160和SRAM IS61LV25616AL设计的A/D转换模块和以太网接口模块,它构建了数据采集和传输的硬件基础;此外,论文还完成了μC/OS-II
2013-06-15 11:10:01
下载 160
查看 1,139
www.eeworm.com
Rocket I/O; Aurora 协议
为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II
2013-11-06 14:56:01
下载 108
查看 1,154
www.eeworm.com
Rocket I/O; Aurora 协议
为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II
2013-10-13 14:24:01
下载 136
查看 1,139
www.eeworm.com
嵌入式工业控制器硬件平台的设计与调试,着重叙述了硬件平台的
整体设计方案,包括各个设计模块的选型与接口电路的设计
4嵌入式工业控制器所采用的操作系统的移植与调试,详细讲叙了
u C/OS-II
2015-12-05 20:58:02
下载 94
查看 1,074
www.eeworm.com
Agilent 34401A Service Guide.pdf
IEC Measurement Category II includes electrical devices connected
2022-02-20 16:00:02
下载 3
查看 9,068
www.eeworm.com
对算法和电路的单独处理 - 对于软件和硬件实现更有用的表示
*完整的可执行和可合成的VHDL模型可在本书的伴随网站上,允许读者生成可合成的描述
*提出的FPGA实现示例,即用于Spartan II
2022-08-16 21:30:02
下载 4
查看 8,979
www.eeworm.com
本文使用北京博创兴业科技有限公司研制的UP
NETARM300 嵌入式开发板, 在ARM SDT 2. 51 集成开
发环境下,建立基于μC /OS II 操作系统的工程文件
2022-09-18 21:00:02
下载 2
查看 9,766
www.eeworm.com
并结合以太网控制芯片RTL8019AS、Flash SST39VF160和SRAM IS61LV25616AL设计的A/D转换模块和以太网接口模块,它构建了数据采集和传输的硬件基础;此外,论文还完成了μC/OS-II
2023-12-13 18:00:02
下载 7
查看 1,133
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-23 06:16:01
下载 89
查看 1,412
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-07 15:08:01
下载 154
查看 1,130
www.eeworm.com
以FPGA芯片为载体,在Quartus Ⅱ平台中采用Verilog HDL语言进行编程并仿真验证,分别实现了数字FIR滤波器及CORDIC坐标变换两个模块的功能。
2013-07-07 21:50:01
下载 197
查看 1,104
www.eeworm.com
在Quartus Ⅱ开发环境下,使用Altera公司FPGA芯片,采用VHDL,语言设计并实现了上述模块。
2013-06-01 04:40:01
下载 171
查看 1,119
www.eeworm.com
最后用QuartusⅡ4.0软件进行了综合与仿真,用MATLAB7.0软件对仿真结果进行了分析,最终在GW48-PK2开发系统中进行了硬件电路验证,得出了实际滤波效果测试波形,验证了所设计滤波器的正确性
2013-06-20 08:20:01
下载 152
查看 1,143
www.eeworm.com
在寄存器传输级(Register Transfer Level,RTL描述了该硬件最优化的算术编码实现方案,并以Altera 20K200E FPGA为基础,在Active-HDL环境中进行了功能仿真,在Quartus
2013-05-16 15:00:01
下载 196
查看 1,102
www.eeworm.com
在QuartusⅡ平台下运用Verilog HDL语言和原理图设计可以很方便地应用各种抑制杂散信号的方法来提高输出信号的谱质。
2013-07-27 23:40:02
下载 33
查看 1,129