找到约 4,408 条结果
www.eeworm.com
在对PDM&PSPWM串联谐振逆变器工作过程进行分析的基础上,解决了所有开关管的软开关问题;通过分析PDM&PSPWM一个功率输出单元的输出电压电流功率等,进而得到一个脉冲密度周期的输出电压电流及功率的计算式
2023-09-21 22:40:01
下载 5
查看 6,236
www.eeworm.com
@@ 本文在分析研究维特比算法的基础上,设计并实现了了一个软判决维特比译码器。
2023-09-28 08:20:01
下载 8
查看 3,559
www.eeworm.com
此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2023-10-03 08:30:01
下载 1
查看 8,397
www.eeworm.com
设计选用硬件描述语言Verilog HDL,在开发工具QuartusII 中完成软核的综合、布局布线、汇编,并最终在QuartusII 和Active-HDL 中进行时序仿真验证。
2023-10-03 09:10:01
下载 8
查看 4,823
www.eeworm.com
在用C程序建立该算法的基础上采用了在Xilinx VirtexII Pro开发板上运行MicroBlaze软IP核的方法对该算法进行了调试并运行成功。得到的运行结果与用Matlab验证的结果一致。
2023-10-04 13:00:02
下载 5
查看 9,244
www.eeworm.com
9.制定处理外围数据处理机制,如IO和内存接口10.制定中断处理方式,并且实现软中断的机制。
2023-10-04 17:40:01
下载 4
查看 7,173
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2023-10-05 03:40:01
下载 8
查看 7,902
www.eeworm.com
、高效、低成本的FPGA开发板及其子板系统,并且能够稳定的运行基于JPEG(联合图像专家组)标准的数字图像采集、处理和传输系统,以及Xilinx MicroBlaze 32位SOPC(可编程片上系统)软IP
2023-10-05 21:40:01
下载 9
查看 2,699
www.eeworm.com
应用嵌入式处理器软核代替通用的处理器芯片,通过编程实现硬件算法替代了专用的Resolver-to—Digital解调芯片,二者结合,在Xilinx FPGA芯片内设计实现了一种嵌入式系统。
2023-10-08 07:50:02
下载 2
查看 9,440
www.eeworm.com
硬件方面,CPU/DSP和外设都能以软核IP方式集成到基于FPGA的SOPC系统中,构成一个嵌入式系统,甚至可以是可重构的系统。
2023-10-12 11:00:02
下载 9
查看 1,984
www.eeworm.com
系统自检等问题进行了论述.再次,对FPGA设计的相关技术进行了研究,包括利用FPGA进行系统设计的流程,数据采集卡中时钟网络的设计,设计的约束加载,并对流水线技术以及VHDL代码优化方法等内容进行了探讨.并介绍了利用嵌入式软核
2024-01-23 03:00:02
下载 2
查看 1,555
www.eeworm.com
、高效、低成本的FPGA开发板及其子板系统,并且能够稳定的运行基于JPEG(联合图像专家组)标准的数字图像采集、处理和传输系统,以及Xilinx MicroBlaze 32位SOPC(可编程片上系统)软IP
2024-03-05 12:40:01
下载 7
查看 666
www.eeworm.com
应用嵌入式处理器软核代替通用的处理器芯片,通过编程实现硬件算法替代了专用的Resolver-to—Digital解调芯片,二者结合,在Xilinx FPGA芯片内设计实现了一种嵌入式系统。
2024-03-08 00:30:01
下载 4
查看 8,149
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2024-03-10 13:30:01
下载 8
查看 266
www.eeworm.com
9.制定处理外围数据处理机制,如IO和内存接口10.制定中断处理方式,并且实现软中断的机制。
2024-03-16 09:20:01
下载 5
查看 2,233
www.eeworm.com
在用C程序建立该算法的基础上采用了在Xilinx VirtexII Pro开发板上运行MicroBlaze软IP核的方法对该算法进行了调试并运行成功。得到的运行结果与用Matlab验证的结果一致。
2024-03-19 03:00:02
下载 8
查看 7,650
www.eeworm.com
此外,为验证方案的可行性,本课题从软、硬件两方面对其进行测试。
2024-03-30 19:00:01
下载 1
查看 1,730
www.eeworm.com
设计选用硬件描述语言Verilog HDL,在开发工具QuartusII 中完成软核的综合、布局布线、汇编,并最终在QuartusII 和Active-HDL 中进行时序仿真验证。
2024-04-07 01:50:01
下载 5
查看 4,421
www.eeworm.com
该系统硬件平台以S3C2410主控板和自行研制的振动信号调理板为核心,在此基础上扩展了UART、RS485、USB、TCP/IP以及单总线通信接口,适应多种条件下的数据传输。
2013-05-28 07:10:01
下载 75
查看 1,120
www.eeworm.com
(2)研制了基于S3C2410X为核心的主控制模块,设计了用于外围扩展的FLASH、SDRAM、USB数据存储、以太网通信、UART接口、LCD触摸屏显示器等硬件电路。
2013-06-24 18:20:01
下载 180
查看 1,144