找到约 4,391 条结果
www.eeworm.com
第一章 RFID基础知识简介
1.1 RFID的定义
RFID是什么?
2022-06-22 04:50:02
下载 9
查看 3,366
www.eeworm.com
SPI是什么样的?
首先让我们来看看两个芯片之间的S P 1接口是如何连接的。
在两个芯片时间通讯时,SPl需要4条连线。
2022-06-26 03:50:02
下载 2
查看 8,590
www.eeworm.com
虽然现在PCB制造的工艺8mil已经不是什么问题,但我还是保险一直使用10mil。
2022-08-25 02:00:02
下载 3
查看 6,012
www.eeworm.com
很多人都不了解是什么小编这边先插一句带大家来了解下PCB打样就是指印制电路板在批量生产前的试产,主要应用为电子工程师在设计好电路,并完成PCB之后,向工厂进行小批量试产的过程,即为PCB打样。
2022-09-05 14:20:01
下载 9
查看 8,942
www.eeworm.com
偶的电脑光驱坏了,所以
也读不出光盘里有什么东西,所以只能到处瞎摸,还是 ourdev 论坛好,嘿嘿,仔细看了几
个帖子,总算明白大概是什么样的开发环境了。
2022-09-14 09:10:02
下载 1
查看 9,156
www.eeworm.com
设计选用硬件描述语言VerilogHDL,在QuartusⅡ中完成模块的综合和布局布线,在QuartusⅡ和Modelsim中进行时序仿真验证,最终下载到自主设计Altera公司的Cyclone开发板中
2013-06-14 16:00:01
下载 74
查看 1,132
www.eeworm.com
本设计以FPGA芯片CycloneⅡEP2C50U484C8为硬件平台,以QuartusⅡ为软件平台,利用VHDL硬件描述语言,实现了能够满足IEEE802.16e OFDMA系统中FFT变换点数分别为
2023-09-26 03:00:01
下载 6
查看 6,872
www.eeworm.com
设计选用硬件描述语言VerilogHDL,在QuartusⅡ中完成模块的综合和布局布线,在QuartusⅡ和Modelsim中进行时序仿真验证,最终下载到自主设计Altera公司的Cyclone开发板中
2023-09-27 22:00:02
下载 2
查看 8,072
www.eeworm.com
环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus
2013-04-24 16:38:22
下载 87
查看 1,104
www.eeworm.com
论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,
2013-06-26 03:10:01
下载 123
查看 1,111
www.eeworm.com
环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus
2013-07-21 10:20:01
下载 44
查看 1,272
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2013-07-13 12:10:01
下载 145
查看 1,154
www.eeworm.com
本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2013-06-19 04:00:01
下载 126
查看 1,145
www.eeworm.com
大体来说有两类:一是,step by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度,但也把大部分初学者拒之门外
2022-07-27 16:00:02
下载 8
查看 1,491
www.eeworm.com
最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-06-09 16:40:18
下载 1
查看 9,317
www.eeworm.com
本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2023-06-10 00:50:06
下载 3
查看 7,082
www.eeworm.com
最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-10-01 18:50:01
下载 5
查看 8,906
www.eeworm.com
环境下对系统里的每个子模块完成了功能仿真,并取得满意的仿真结果;其次,在QDPSK调制解调系统功能仿真正确的基础上,对每个模块的功能编写C++算法,并且验证了算法的正确性和可实现性;最后,在altera公司的FPGA开发平台Quartus
2023-10-03 10:10:01
下载 3
查看 5,737
www.eeworm.com
最后,在Quartus Ⅱ 6.0平台上,完成模拟器中脉冲压缩等信号处理部分基于Verilog HDL 语言的软件设计及功能、时序仿真,并完成了相关硬件的设计。
2023-10-03 15:30:01
下载 1
查看 4,163
www.eeworm.com
本文设计的扩频通信系统主要包括串并/并串转换、差分编/解码、DDS、扩频/解扩、QPSK调制/解调等模块,基于Altera公司的Quartus Ⅱ 4.1开发平台对以上各模块进行了设计和时序仿真.仿真结果证明
2023-10-03 20:10:01
下载 9
查看 6,314