找到约 4,391 条结果
www.eeworm.com
系统硬件由FPGA及外围电路组成,采用了性能优良的Nios II软核处理器;软件在Altera公司的软件集成开发工具Nios II IDE下应用C语言编程。
2013-12-17 20:49:03
下载 28
查看 1,079
www.eeworm.com
C/OS-II实时操作系统作为教学对象,分别介绍了嵌入式系统的概念及应用领域,嵌入式系统软硬件及设计方法基本知识,ARM微处理器体系结构与汇编语言程序设计,?
2022-09-09 18:50:02
下载 5
查看 1,749
www.eeworm.com
实验1:Quartus入门
实验2:简单的组合逻辑电路设计
实验3:七段数码管显示
实验4:BCD码显示及运
实验5:触发器和计数器
实验6:存储器的设计
实验7:基于DE2 的SOPC系统开发附录
2016-04-20 00:28:01
下载 154
查看 1,033
www.eeworm.com
实验1:Quartus入门 实验2:简单的组合逻辑电路设计 实验3:七段数码管显示 实验4:BCD码显示及运 实验5:触发器和计数器 实验6:存储器的设计 实验7:基于DE2 的SOPC系统开发附录
2024-08-02 22:10:01
下载 5
查看 8,434
www.eeworm.com
The newest FPGAfamily from Altera, the Stratix® II, now requires a corevoltage of 1.2V and the Stratix
2013-10-08 10:04:01
下载 180
查看 1,062
www.eeworm.com
这是我学习过程中编写的测试代码,用STD2.51开发环境,C语言编写,以MICETEK EV44B0-II开发板为硬件测试平台,用到串口,液晶,键盘,LED。
2015-08-04 00:15:01
下载 198
查看 1,101
www.eeworm.com
例程及指导手册是针对EV44B0II目标板的.
1. 44b0文件夹中为gcc下编译例子。
2. 44b0ads文件夹为ads下编译例子。
2017-07-23 00:32:02
下载 142
查看 1,113
www.eeworm.com
The generic configuration of an RFID system
comprises (i) an ID data‐carrying tag, (ii) a reader
2020-06-08 19:18:52
下载 1
查看 96
www.eeworm.com
本文给出了一种
基于AX88796 网卡芯片的以太网接口的设计与实现方法,详细论述了其工作原理以及与嵌入式操作系统uCOS-II 的结
2024-02-23 07:10:01
下载 9
查看 1,383
www.eeworm.com
本文以嵌入式系统开发为背景,研究基于ARM和μC/OS-II的嵌入式系统及其在加密解密模块中的应用。
2013-05-24 03:30:01
下载 90
查看 1,128
www.eeworm.com
本文以嵌入式系统开发为背景,研究基于ARM和μC/OS-II的嵌入式系统及其在加密解密模块中的应用。
2023-12-31 01:20:02
下载 8
查看 8,321
www.eeworm.com
最近很多嵌入式开发者都以MISRA C来衡量自己的编码风格,比如著名的uC/OS-II就得意地宣称自己99%遵守MISRA标准。而《嵌入式开发杂志》也专门载文号召大家学习。
2013-12-27 02:34:11
下载 166
查看 1,296
www.eeworm.com
系统硬件由FPGA及外围电路组成,采用了性能优良的Nios II软核处理器;软件在Altera公司的软件集成开发工具Nios II IDE下应用C语言编程。
2013-10-10 22:40:01
下载 62
查看 1,078
www.eeworm.com
文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。
2013-11-01 09:32:01
下载 96
查看 1,052
www.eeworm.com
[1]
由于RTOS需占用一定的系统资源(尤其是RAM资源),只有μC/OS-II、embOS、salvo、FreeRTOS等少数实时操作系统能在小RAM单片机上运行。
2023-03-02 10:50:02
下载 5
查看 8,767
www.eeworm.com
MAX+plus II 是最新版是美国Altera公司开发的大型可编程逻辑设计软件平台
功能:
它支持Altera公司不同结构的可编程逻辑器件,能满足用户各种各样的设计需要。
2023-03-04 03:10:02
下载 2
查看 1,127
www.eeworm.com
p>
2、掌握组合逻辑,时序逻辑以及用例化语句实现顶层模块的Verilog设计方法;
3、熟悉QuartusⅡ
2019-05-30 13:37:52
下载 1
查看 62
www.eeworm.com
并对该译码策略的安全性进行了分析;然后提出了一种基于FPGA(现场可编程门阵列)实现应答器报文译码的方案,采用自顶而下的设计方法对该实现方案进行了模块划分,并详细分析了各个功能模块和顶层模块的设计过程和实现方法,完成了经过QuartusⅡ
2023-10-08 18:00:02
下载 7
查看 4,963
www.eeworm.com
并对该译码策略的安全性进行了分析;然后提出了一种基于FPGA(现场可编程门阵列)实现应答器报文译码的方案,采用自顶而下的设计方法对该实现方案进行了模块划分,并详细分析了各个功能模块和顶层模块的设计过程和实现方法,完成了经过QuartusⅡ
2024-03-10 23:30:02
下载 1
查看 7,475
www.eeworm.com
通过对ARM7TDMI体系结构、LPC2000系列ARM、μC/OS-II微小内核分析与程序设计基础的深入学习之后,对嵌入式系统有了清晰的了解。
2013-10-14 13:28:01
下载 198
查看 1,116