找到约 2,189 条结果
www.eeworm.com
NiosⅡ是Altera.公司开发的一种采用流水线技术、单指令流的RISC嵌入式处理器软核,可以将它嵌入到FPGA内部,与用户自定义逻辑组建成一个基于FPGA的片上专用系统。
2023-10-04 16:00:01
下载 9
查看 9,593
www.eeworm.com
然后详细介绍了整数变换、量化、反变换和反量化核心模块的设计和实现,并在Altera的软件和开发板上进行了仿真验证;对去方块滤波算法做了软件研究测试,并给出了一种改进的硬件整体结构设计。
2023-10-04 16:40:02
下载 3
查看 9,648
www.eeworm.com
通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法.
2023-10-07 17:00:02
下载 6
查看 2,289
www.eeworm.com
利用了Altera公司的QuartusII开发平台进行设计输入、编译、仿真,同时还采用modelsim仿真工具和symplicity的综合工具,验证了设计的正确性。
2023-11-01 09:40:01
下载 5
查看 7,972
www.eeworm.com
以上所有模块均采用Verilog HDL语言编写,仿真正确之后,集成为一个模块下载到Altera公司生产的Cyclone系列的EP1C12Q240C8芯片中。
2024-03-12 22:20:02
下载 7
查看 5,166
www.eeworm.com
然后详细介绍了整数变换、量化、反变换和反量化核心模块的设计和实现,并在Altera的软件和开发板上进行了仿真验证;对去方块滤波算法做了软件研究测试,并给出了一种改进的硬件整体结构设计。
2024-03-16 07:40:02
下载 5
查看 5,935
www.eeworm.com
NiosⅡ是Altera.公司开发的一种采用流水线技术、单指令流的RISC嵌入式处理器软核,可以将它嵌入到FPGA内部,与用户自定义逻辑组建成一个基于FPGA的片上专用系统。
2024-04-04 22:30:01
下载 8
查看 8,644
www.eeworm.com
其次,本文以Altera公司的EP2C35芯片为SOPC系统的载体,在确定指纹图像增强系统总体方案的基础上,给出了基于NiosⅡ处理器的硬件系统平台的搭建过程;完成了对Gabor滤波算法的改进,定制了基于
2024-04-08 02:50:01
下载 4
查看 8,032
www.eeworm.com
对其基本要求是什么?
2013-10-09 20:28:01
下载 113
查看 1,150
www.eeworm.com
经过惨痛的经历以后,笔者重新思考“仿真是什么?”,仿真难道是常规口中说过的东
西吗?还是其它呢?苦思冥想后,笔者终于悟道“仿真既是虚拟建模”这一概念。
2022-05-02 22:30:01
下载 4
查看 5,622
www.eeworm.com
>所有东西都有关联,但不是直接关联
推理问题
掌握贝叶斯学派的方法
马尔可夫权衡证据
逻辑与概率:一对不幸的组合
第七章 类推学派:像什么就是什么
2022-05-07 04:30:02
下载 2
查看 7,425
www.eeworm.com
整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。
2013-08-03 03:20:01
下载 181
查看 1,192
www.eeworm.com
软件平台上,利用VHDL语言文本输入和原理图输入的方法构建Chen-Mobius数字通信系统,对该系统进行了仿真,包括设计综合、引脚分配、仿真验证、时序分析等;再次,在QuartusⅡ软件仿真的基础上,在Altera
2013-05-19 16:30:02
下载 127
查看 1,152
www.eeworm.com
硬件结构以MOTOROLA的高性能32位嵌入式处理器MC68F375和ALTERA的现场可编程门阵列(FPGA)芯片为核心,配以系统所需的外围模块;软件系统以性能卓越的VxWorks嵌入式实时操作系统为核心
2013-04-24 16:38:36
下载 180
查看 1,113
www.eeworm.com
整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。
2013-06-10 09:20:01
下载 70
查看 1,216
www.eeworm.com
本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使用Altera公司的StratixⅡ EP2S180模拟实现了频率选择性衰落信道。
2013-04-24 16:38:38
下载 106
查看 1,136
www.eeworm.com
本文结合所提出的基于 CPLD与 MCU架构的硬件电路设计方案,选用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增强型单片机STC12LE5A60S2
2022-05-28 08:30:02
下载 5
查看 6,451
www.eeworm.com
的技术要求
1.4 设计实现
1.4.1 FPGA的结构
1.4.2 Altera
2022-06-11 02:00:01
下载 17
查看 9,278
www.eeworm.com
使用Altera公司的QuartusⅡ开发工具进行综合布线和仿真验证,并给出验证结果和资源耗用情况。验证结果表明,论文提出的核心算法的硬件设计方案切实可行,各模块运行正确,且实时性较高。
2023-06-27 06:40:03
下载 3
查看 2,987
www.eeworm.com
本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使用Altera公司的StratixⅡ EP2S180模拟实现了频率选择性衰落信道。
2023-10-01 06:50:01
下载 9
查看 4,181