led_pili_f_s.tan.rpt
来自「16bit霹靂燈 LED左右來回跑 時快時慢 也可以設定成跑馬燈形式」· RPT 代码 · 共 400 行 · 第 1/5 页
RPT
400 行
; N/A ; 394.32 MHz ( period = 2.536 ns ) ; DIVIDER[5] ; DIVIDER[19] ; CLK ; CLK ; None ; None ; 2.320 ns ;
; N/A ; 394.48 MHz ( period = 2.535 ns ) ; DIVIDER[3] ; DIVIDER[17] ; CLK ; CLK ; None ; None ; 2.319 ns ;
; N/A ; 395.26 MHz ( period = 2.530 ns ) ; DIVIDER[12] ; DIVIDER[24] ; CLK ; CLK ; None ; None ; 2.314 ns ;
; N/A ; 396.20 MHz ( period = 2.524 ns ) ; DIVIDER[10] ; DIVIDER[24] ; CLK ; CLK ; None ; None ; 2.308 ns ;
; N/A ; 397.77 MHz ( period = 2.514 ns ) ; COUNT[4] ; DIR ; CLK ; CLK ; None ; None ; 2.014 ns ;
; N/A ; 397.93 MHz ( period = 2.513 ns ) ; DIVIDER[8] ; DIVIDER[21] ; CLK ; CLK ; None ; None ; 2.297 ns ;
; N/A ; 397.93 MHz ( period = 2.513 ns ) ; DIVIDER[22] ; DIVIDER[29] ; CLK ; CLK ; None ; None ; 1.748 ns ;
; N/A ; 399.36 MHz ( period = 2.504 ns ) ; DIVIDER[7] ; DIVIDER[21] ; CLK ; CLK ; None ; None ; 2.288 ns ;
; N/A ; 400.00 MHz ( period = 2.500 ns ) ; DIVIDER[4] ; DIVIDER[18] ; CLK ; CLK ; None ; None ; 2.284 ns ;
; N/A ; 400.00 MHz ( period = 2.500 ns ) ; DIVIDER[2] ; DIVIDER[16] ; CLK ; CLK ; None ; None ; 2.284 ns ;
; N/A ; 400.00 MHz ( period = 2.500 ns ) ; DIVIDER[14] ; DIVIDER[28] ; CLK ; CLK ; None ; None ; 2.284 ns ;
; N/A ; 400.00 MHz ( period = 2.500 ns ) ; DIVIDER[13] ; DIVIDER[27] ; CLK ; CLK ; None ; None ; 2.284 ns ;
; N/A ; 401.93 MHz ( period = 2.488 ns ) ; DIVIDER[1] ; DIVIDER[14] ; CLK ; CLK ; None ; None ; 2.274 ns ;
; N/A ; 403.23 MHz ( period = 2.480 ns ) ; DIVIDER[18] ; DIVIDER[25] ; CLK ; CLK ; None ; None ; 1.715 ns ;
; N/A ; 405.68 MHz ( period = 2.465 ns ) ; DIVIDER[6] ; DIVIDER[19] ; CLK ; CLK ; None ; None ; 2.249 ns ;
; N/A ; 405.68 MHz ( period = 2.465 ns ) ; DIVIDER[5] ; DIVIDER[18] ; CLK ; CLK ; None ; None ; 2.249 ns ;
; N/A ; 405.84 MHz ( period = 2.464 ns ) ; DIVIDER[3] ; DIVIDER[16] ; CLK ; CLK ; None ; None ; 2.248 ns ;
; N/A ; 408.83 MHz ( period = 2.446 ns ) ; DIVIDER[15] ; DIVIDER[28] ; CLK ; CLK ; None ; None ; 2.230 ns ;
; N/A ; 409.50 MHz ( period = 2.442 ns ) ; DIVIDER[8] ; DIVIDER[20] ; CLK ; CLK ; None ; None ; 2.226 ns ;
; N/A ; 409.67 MHz ( period = 2.441 ns ) ; DIVIDER[19] ; DIVIDER[25] ; CLK ; CLK ; None ; None ; 1.676 ns ;
; N/A ; 411.02 MHz ( period = 2.433 ns ) ; DIVIDER[7] ; DIVIDER[20] ; CLK ; CLK ; None ; None ; 2.217 ns ;
; N/A ; 411.69 MHz ( period = 2.429 ns ) ; DIVIDER[4] ; DIVIDER[17] ; CLK ; CLK ; None ; None ; 2.213 ns ;
; N/A ; 411.69 MHz ( period = 2.429 ns ) ; DIVIDER[14] ; DIVIDER[27] ; CLK ; CLK ; None ; None ; 2.213 ns ;
; N/A ; 411.69 MHz ( period = 2.429 ns ) ; DIVIDER[13] ; DIVIDER[26] ; CLK ; CLK ; None ; None ; 2.213 ns ;
; N/A ; 412.37 MHz ( period = 2.425 ns ) ; DIVIDER[11] ; DIVIDER[24] ; CLK ; CLK ; None ; None ; 2.209 ns ;
; N/A ; 413.74 MHz ( period = 2.417 ns ) ; DIVIDER[1] ; DIVIDER[13] ; CLK ; CLK ; None ; None ; 2.203 ns ;
; N/A ; 417.71 MHz ( period = 2.394 ns ) ; DIVIDER[6] ; DIVIDER[18] ; CLK ; CLK ; None ; None ; 2.178 ns ;
; N/A ; 417.71 MHz ( period = 2.394 ns ) ; DIVIDER[5] ; DIVIDER[17] ; CLK ; CLK ; None ; None ; 2.178 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[16] ; DIVIDER[23] ; CLK ; CLK ; None ; None ; 1.613 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[15] ; DIVIDER[27] ; CLK ; CLK ; None ; None ; 2.159 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[8] ; DIVIDER[19] ; CLK ; CLK ; None ; None ; 2.155 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[7] ; DIVIDER[19] ; CLK ; CLK ; None ; None ; 2.146 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[4] ; DIVIDER[16] ; CLK ; CLK ; None ; None ; 2.142 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[14] ; DIVIDER[26] ; CLK ; CLK ; None ; None ; 2.142 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[2] ; DIVIDER[15] ; CLK ; CLK ; None ; None ; 2.138 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[1] ; DIVIDER[12] ; CLK ; CLK ; None ; None ; 2.132 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[20] ; DIVIDER[25] ; CLK ; CLK ; None ; None ; 1.574 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[9] ; DIVIDER[22] ; CLK ; CLK ; None ; None ; 2.120 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[6] ; DIVIDER[17] ; CLK ; CLK ; None ; None ; 2.107 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[5] ; DIVIDER[16] ; CLK ; CLK ; None ; None ; 2.107 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[17] ; DIVIDER[23] ; CLK ; CLK ; None ; None ; 1.552 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[3] ; DIVIDER[15] ; CLK ; CLK ; None ; None ; 2.102 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[15] ; DIVIDER[26] ; CLK ; CLK ; None ; None ; 2.088 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[21] ; DIVIDER[25] ; CLK ; CLK ; None ; None ; 1.535 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[12] ; DIVIDER[22] ; CLK ; CLK ; None ; None ; 2.084 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[8] ; DIVIDER[18] ; CLK ; CLK ; None ; None ; 2.084 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[10] ; DIVIDER[22] ; CLK ; CLK ; None ; None ; 2.078 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[7] ; DIVIDER[18] ; CLK ; CLK ; None ; None ; 2.075 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[13] ; DIVIDER[24] ; CLK ; CLK ; None ; None ; 2.071 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[24] ; DIVIDER[29] ; CLK ; CLK ; None ; None ; 1.517 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[2] ; DIVIDER[14] ; CLK ; CLK ; None ; None ; 2.067 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[1] ; DIVIDER[11] ; CLK ; CLK ; None ; None ; 2.061 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[16] ; DIVIDER[28] ; CLK ; CLK ; None ; None ; 2.056 ns ;
; N/A ; Restricted to 420.17 MHz ( period = 2.380 ns ) ; DIVIDER[9] ; DIVIDER[21] ; CLK ; CLK ; None ; None ; 2.049 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+-------------+-------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+----------------------------------------------------------------------+
; tco ;
+-------+--------------+------------+-----------+---------+------------+
; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ;
+-------+--------------+------------+-----------+---------+------------+
; N/A ; None ; 9.514 ns ; COUNT[5] ; LED[5] ; CLK ;
; N/A ; None ; 9.407 ns ; COUNT[8] ; LED[8] ; CLK ;
; N/A ; None ; 9.403 ns ; COUNT[4] ; LED[4] ; CLK ;
; N/A ; None ; 9.402 ns ; COUNT[7] ; LED[7] ; CLK ;
; N/A ; None ; 9.395 ns ; COUNT[14] ; LED[14] ; CLK ;
; N/A ; None ; 9.372 ns ; COUNT[9] ; LED[9] ; CLK ;
; N/A ; None ; 9.262 ns ; COUNT[3] ; LED[3] ; CLK ;
; N/A ; None ; 9.216 ns ; COUNT[2] ; LED[2] ; CLK ;
; N/A ; None ; 9.214 ns ; COUNT[13] ; LED[13] ; CLK ;
; N/A ; None ; 9.198 ns ; COUNT[10] ; LED[10] ; CLK ;
; N/A ; None ; 9.198 ns ; COUNT[6] ; LED[6] ; CLK ;
; N/A ; None ; 9.197 ns ; COUNT[12] ; LED[12] ; CLK ;
; N/A ; None ; 9.195 ns ; COUNT[11] ; LED[11] ; CLK ;
; N/A ; None ; 9.195 ns ; COUNT[1] ; LED[1] ; CLK ;
; N/A ; None ; 9.185 ns ; COUNT[0] ; LED[0] ; CLK ;
; N/A ; None ; 9.074 ns ; COUNT[15] ; LED[15] ; CLK ;
+-------+--------------+------------+-----------+---------+------------+
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?