⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 twototen.tan.rpt

📁 十进制转换二进制并加减可以适用于温度调控等等
💻 RPT
📖 第 1 页 / 共 2 页
字号:
Timing Analyzer report for twototen
Tue Mar 10 10:40:59 2009
Version 5.1 Build 176 10/26/2005 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Timing Analyzer Summary
  3. Timing Analyzer Settings
  4. tpd
  5. Timing Analyzer Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-------------------------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Summary                                                                                                       ;
+------------------------------+-------+---------------+-------------+---------+---------+------------+----------+--------------+
; Type                         ; Slack ; Required Time ; Actual Time ; From    ; To      ; From Clock ; To Clock ; Failed Paths ;
+------------------------------+-------+---------------+-------------+---------+---------+------------+----------+--------------+
; Worst-case tpd               ; N/A   ; None          ; 45.204 ns   ; in_2[4] ; out3[3] ; --         ; --       ; 0            ;
; Total number of failed paths ;       ;               ;             ;         ;         ;            ;          ; 0            ;
+------------------------------+-------+---------------+-------------+---------+---------+------------+----------+--------------+


+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings                                                                             ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option                                                ; Setting            ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name                                           ; EP1S10F484C5       ;      ;    ;             ;
; Timing Models                                         ; Final              ;      ;    ;             ;
; Number of source nodes to report per destination node ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                 ; 10                 ;      ;    ;             ;
; Number of paths to report                             ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                          ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                ; Off                ;      ;    ;             ;
; Report IO Paths Separately                            ; Off                ;      ;    ;             ;
; Default hold multicycle                               ; Same As Multicycle ;      ;    ;             ;
; Cut paths between unrelated clock domains             ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+-----------------------------------------------------------------+
; tpd                                                             ;
+-------+-------------------+-----------------+---------+---------+
; Slack ; Required P2P Time ; Actual P2P Time ; From    ; To      ;
+-------+-------------------+-----------------+---------+---------+
; N/A   ; None              ; 45.204 ns       ; in_2[4] ; out3[3] ;
; N/A   ; None              ; 45.120 ns       ; in_2[3] ; out3[3] ;
; N/A   ; None              ; 44.956 ns       ; in_2[6] ; out3[3] ;
; N/A   ; None              ; 44.866 ns       ; in_2[5] ; out3[3] ;
; N/A   ; None              ; 44.525 ns       ; in_2[7] ; out3[3] ;
; N/A   ; None              ; 44.153 ns       ; in_2[4] ; out3[6] ;
; N/A   ; None              ; 44.069 ns       ; in_2[3] ; out3[6] ;
; N/A   ; None              ; 43.905 ns       ; in_2[6] ; out3[6] ;
; N/A   ; None              ; 43.815 ns       ; in_2[5] ; out3[6] ;
; N/A   ; None              ; 43.474 ns       ; in_2[7] ; out3[6] ;
; N/A   ; None              ; 43.277 ns       ; in_2[4] ; out2[3] ;
; N/A   ; None              ; 43.193 ns       ; in_2[3] ; out2[3] ;
; N/A   ; None              ; 43.029 ns       ; in_2[6] ; out2[3] ;
; N/A   ; None              ; 42.939 ns       ; in_2[5] ; out2[3] ;
; N/A   ; None              ; 42.839 ns       ; in_2[2] ; out3[3] ;
; N/A   ; None              ; 42.695 ns       ; in_2[4] ; out2[6] ;
; N/A   ; None              ; 42.611 ns       ; in_2[3] ; out2[6] ;
; N/A   ; None              ; 42.598 ns       ; in_2[7] ; out2[3] ;
; N/A   ; None              ; 42.485 ns       ; in_2[4] ; out2[4] ;
; N/A   ; None              ; 42.447 ns       ; in_2[6] ; out2[6] ;
; N/A   ; None              ; 42.401 ns       ; in_2[3] ; out2[4] ;
; N/A   ; None              ; 42.357 ns       ; in_2[5] ; out2[6] ;
; N/A   ; None              ; 42.254 ns       ; in_2[4] ; out3[4] ;
; N/A   ; None              ; 42.242 ns       ; in_2[4] ; out3[1] ;
; N/A   ; None              ; 42.237 ns       ; in_2[6] ; out2[4] ;
; N/A   ; None              ; 42.170 ns       ; in_2[3] ; out3[4] ;
; N/A   ; None              ; 42.158 ns       ; in_2[3] ; out3[1] ;
; N/A   ; None              ; 42.147 ns       ; in_2[5] ; out2[4] ;
; N/A   ; None              ; 42.033 ns       ; in_2[4] ; out2[2] ;
; N/A   ; None              ; 42.016 ns       ; in_2[7] ; out2[6] ;
; N/A   ; None              ; 42.008 ns       ; in_2[4] ; out3[2] ;
; N/A   ; None              ; 42.006 ns       ; in_2[6] ; out3[4] ;
; N/A   ; None              ; 42.000 ns       ; in_2[4] ; out3[0] ;
; N/A   ; None              ; 41.994 ns       ; in_2[6] ; out3[1] ;
; N/A   ; None              ; 41.952 ns       ; in_2[4] ; out2[1] ;
; N/A   ; None              ; 41.949 ns       ; in_2[3] ; out2[2] ;
; N/A   ; None              ; 41.928 ns       ; in_2[4] ; out3[5] ;
; N/A   ; None              ; 41.924 ns       ; in_2[3] ; out3[2] ;
; N/A   ; None              ; 41.916 ns       ; in_2[5] ; out3[4] ;
; N/A   ; None              ; 41.916 ns       ; in_2[3] ; out3[0] ;
; N/A   ; None              ; 41.904 ns       ; in_2[5] ; out3[1] ;
; N/A   ; None              ; 41.868 ns       ; in_2[3] ; out2[1] ;
; N/A   ; None              ; 41.844 ns       ; in_2[3] ; out3[5] ;
; N/A   ; None              ; 41.806 ns       ; in_2[7] ; out2[4] ;
; N/A   ; None              ; 41.788 ns       ; in_2[2] ; out3[6] ;
; N/A   ; None              ; 41.785 ns       ; in_2[6] ; out2[2] ;
; N/A   ; None              ; 41.760 ns       ; in_2[6] ; out3[2] ;
; N/A   ; None              ; 41.752 ns       ; in_2[6] ; out3[0] ;
; N/A   ; None              ; 41.704 ns       ; in_2[6] ; out2[1] ;
; N/A   ; None              ; 41.695 ns       ; in_2[5] ; out2[2] ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -