📄 ccdcontrol.fit.rpt
字号:
; LUT chains ; 14 / 216 ( 6 % ) ;
; Local interconnects ; 198 / 888 ( 22 % ) ;
; R4s ; 73 / 704 ( 10 % ) ;
+----------------------------+--------------------+
+---------------------------------------------------------------------------+
; LAB Logic Elements ;
+--------------------------------------------+------------------------------+
; Number of Logic Elements (Average = 8.65) ; Number of LABs (Total = 20) ;
+--------------------------------------------+------------------------------+
; 1 ; 2 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 1 ;
; 9 ; 1 ;
; 10 ; 15 ;
+--------------------------------------------+------------------------------+
+-------------------------------------------------------------------+
; LAB-wide Signals ;
+------------------------------------+------------------------------+
; LAB-wide Signals (Average = 1.75) ; Number of LABs (Total = 20) ;
+------------------------------------+------------------------------+
; 1 Async. clear ; 8 ;
; 1 Clock ; 17 ;
; 1 Clock enable ; 10 ;
+------------------------------------+------------------------------+
+----------------------------------------------------------------------------+
; LAB Signals Sourced ;
+---------------------------------------------+------------------------------+
; Number of Signals Sourced (Average = 8.70) ; Number of LABs (Total = 20) ;
+---------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 2 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 0 ;
; 8 ; 1 ;
; 9 ; 1 ;
; 10 ; 14 ;
; 11 ; 1 ;
+---------------------------------------------+------------------------------+
+--------------------------------------------------------------------------------+
; LAB Signals Sourced Out ;
+-------------------------------------------------+------------------------------+
; Number of Signals Sourced Out (Average = 5.60) ; Number of LABs (Total = 20) ;
+-------------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 3 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 2 ;
; 5 ; 1 ;
; 6 ; 3 ;
; 7 ; 2 ;
; 8 ; 5 ;
; 9 ; 1 ;
; 10 ; 1 ;
+-------------------------------------------------+------------------------------+
+----------------------------------------------------------------------------+
; LAB Distinct Inputs ;
+---------------------------------------------+------------------------------+
; Number of Distinct Inputs (Average = 9.45) ; Number of LABs (Total = 20) ;
+---------------------------------------------+------------------------------+
; 0 ; 0 ;
; 1 ; 1 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 2 ;
; 5 ; 1 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 1 ;
; 9 ; 2 ;
; 10 ; 3 ;
; 11 ; 1 ;
; 12 ; 1 ;
; 13 ; 2 ;
; 14 ; 0 ;
; 15 ; 0 ;
; 16 ; 0 ;
; 17 ; 1 ;
; 18 ; 0 ;
; 19 ; 1 ;
; 20 ; 0 ;
; 21 ; 0 ;
; 22 ; 1 ;
+---------------------------------------------+------------------------------+
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+----------------------------+
; Advanced Data - General ;
+--------------------+-------+
; Name ; Value ;
+--------------------+-------+
; Status Code ; 0 ;
; Desired User Slack ; 0 ;
; Fit Attempts ; 1 ;
+--------------------+-------+
+-----------------------------------------------------------------------------------------------+
; Advanced Data - Placement Preparation ;
+--------------------------------------------------------------------------------+--------------+
; Name ; Value ;
+--------------------------------------------------------------------------------+--------------+
; Mid Wire Use - Fit Attempt 1 ; 39 ;
; Mid Slack - Fit Attempt 1 ; -17097 ;
; Internal Atom Count - Fit Attempt 1 ; 173 ;
; LE/ALM Count - Fit Attempt 1 ; 173 ;
; LAB Count - Fit Attempt 1 ; 20 ;
; Outputs per Lab - Fit Attempt 1 ; 5.600 ;
; Inputs per LAB - Fit Attempt 1 ; 8.250 ;
; Global Inputs per LAB - Fit Attempt 1 ; 1.200 ;
; LAB Constraint 'non-global clock / CE pair + async load' - Fit Attempt 1 ; 0:19;1:1 ;
; LAB Constraint 'ce + sync load' - Fit Attempt 1 ; 0:6;1:14 ;
; LAB Constraint 'non-global controls' - Fit Attempt 1 ; 0:5;1:15 ;
; LAB Constraint 'un-route combination' - Fit Attempt 1 ; 0:6;1:14 ;
; LAB Constraint 'non-global with asyn_clear' - Fit Attempt 1 ; 0:3;1:11;2:6 ;
; LAB Constraint 'un-route with async_clear' - Fit Attempt 1 ; 0:4;1:10;2:6 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -