📄 dds.sim.rpt
字号:
; |dds|address~245 ; |dds|address~245 ; combout ;
; |dds|address~246 ; |dds|address~246 ; combout ;
; |dds|address~247 ; |dds|address~247 ; combout ;
; |dds|address~248 ; |dds|address~248 ; combout ;
; |dds|address~250 ; |dds|address~250 ; combout ;
; |dds|SIN_OUT[0] ; |dds|SIN_OUT[0] ; padio ;
; |dds|SIN_OUT[1] ; |dds|SIN_OUT[1] ; padio ;
; |dds|SIN_OUT[2] ; |dds|SIN_OUT[2] ; padio ;
; |dds|SIN_OUT[3] ; |dds|SIN_OUT[3] ; padio ;
; |dds|SIN_OUT[4] ; |dds|SIN_OUT[4] ; padio ;
; |dds|SIN_OUT[5] ; |dds|SIN_OUT[5] ; padio ;
; |dds|SIN_OUT[6] ; |dds|SIN_OUT[6] ; padio ;
; |dds|SIN_OUT[7] ; |dds|SIN_OUT[7] ; padio ;
; |dds|SIN_OUT[8] ; |dds|SIN_OUT[8] ; padio ;
; |dds|SIN_OUT[9] ; |dds|SIN_OUT[9] ; padio ;
; |dds|SIN_OUT[13] ; |dds|SIN_OUT[13] ; padio ;
; |dds|SYSCLK ; |dds|SYSCLK~corein ; combout ;
; |dds|SYSCLK~clkctrl ; |dds|SYSCLK~clkctrl ; outclk ;
+---------------------------------------------------------------------+---------------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+---------------------------------------------------------------------+----------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------------------------------------------------+----------------------------------------------------------------+------------------+
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[10] ; portadataout1 ;
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[11] ; portadataout2 ;
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[12] ; portadataout3 ;
; |dds|address[5] ; |dds|address[5] ; regout ;
; |dds|address[6] ; |dds|address[6] ; regout ;
; |dds|address[7] ; |dds|address[7] ; regout ;
; |dds|address[8] ; |dds|address[8] ; regout ;
; |dds|acc_adder[17]~264 ; |dds|acc_adder[17]~265 ; cout ;
; |dds|acc_adder[19]~268 ; |dds|acc_adder[19]~269 ; cout ;
; |dds|address~251 ; |dds|address~251 ; combout ;
; |dds|address~252 ; |dds|address~252 ; combout ;
; |dds|address~253 ; |dds|address~253 ; combout ;
; |dds|SIN_OUT[13]~28 ; |dds|SIN_OUT[13]~28 ; combout ;
; |dds|FCW[11] ; |dds|FCW[11]~corein ; combout ;
; |dds|FCW[10] ; |dds|FCW[10]~corein ; combout ;
; |dds|FCW[9] ; |dds|FCW[9]~corein ; combout ;
; |dds|FCW[8] ; |dds|FCW[8]~corein ; combout ;
; |dds|FCW[7] ; |dds|FCW[7]~corein ; combout ;
; |dds|FCW[6] ; |dds|FCW[6]~corein ; combout ;
; |dds|FCW[5] ; |dds|FCW[5]~corein ; combout ;
; |dds|FCW[4] ; |dds|FCW[4]~corein ; combout ;
; |dds|FCW[3] ; |dds|FCW[3]~corein ; combout ;
; |dds|FCW[2] ; |dds|FCW[2]~corein ; combout ;
; |dds|FCW[1] ; |dds|FCW[1]~corein ; combout ;
; |dds|FCW[0] ; |dds|FCW[0]~corein ; combout ;
; |dds|FCW[20] ; |dds|FCW[20]~corein ; combout ;
; |dds|FCW[19] ; |dds|FCW[19]~corein ; combout ;
; |dds|FCW[18] ; |dds|FCW[18]~corein ; combout ;
; |dds|FCW[17] ; |dds|FCW[17]~corein ; combout ;
; |dds|FCW[16] ; |dds|FCW[16]~corein ; combout ;
; |dds|FCW[15] ; |dds|FCW[15]~corein ; combout ;
; |dds|FCW[14] ; |dds|FCW[14]~corein ; combout ;
; |dds|FCW[13] ; |dds|FCW[13]~corein ; combout ;
; |dds|FCW[12] ; |dds|FCW[12]~corein ; combout ;
; |dds|FCW[21] ; |dds|FCW[21]~corein ; combout ;
+---------------------------------------------------------------------+----------------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+---------------------------------------------------------------------+----------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+---------------------------------------------------------------------+----------------------------------------------------------------+------------------+
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[9] ; portadataout0 ;
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[10] ; portadataout1 ;
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[11] ; portadataout2 ;
; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|ram_block1a9 ; |dds|altsyncram:sin_rom|altsyncram_5h11:auto_generated|q_a[12] ; portadataout3 ;
; |dds|address[4] ; |dds|address[4] ; regout ;
; |dds|address[5] ; |dds|address[5] ; regout ;
; |dds|address[6] ; |dds|address[6] ; regout ;
; |dds|address[7] ; |dds|address[7] ; regout ;
; |dds|address[8] ; |dds|address[8] ; regout ;
; |dds|sin_sign ; |dds|sin_sign ; regout ;
; |dds|acc_adder[20] ; |dds|acc_adder[20] ; regout ;
; |dds|acc_adder[16] ; |dds|acc_adder[16] ; regout ;
; |dds|acc_adder[17] ; |dds|acc_adder[17] ; regout ;
; |dds|acc_adder[18] ; |dds|acc_adder[18] ; regout ;
; |dds|acc_adder[19] ; |dds|acc_adder[19] ; regout ;
; |dds|acc_adder[21] ; |dds|acc_adder[21] ; regout ;
; |dds|acc_adder[16]~262 ; |dds|acc_adder[16]~263 ; cout ;
; |dds|acc_adder[18]~266 ; |dds|acc_adder[18]~267 ; cout ;
; |dds|acc_adder[20]~270 ; |dds|acc_adder[20]~271 ; cout ;
; |dds|SIN_OUT[10]~reg0 ; |dds|SIN_OUT[10]~reg0 ; regout ;
; |dds|SIN_OUT[11]~reg0 ; |dds|SIN_OUT[11]~reg0 ; regout ;
; |dds|SIN_OUT[12]~reg0 ; |dds|SIN_OUT[12]~reg0 ; regout ;
; |dds|delay_sin_sign ; |dds|delay_sin_sign ; regout ;
; |dds|temp_sin~127 ; |dds|temp_sin~127 ; combout ;
; |dds|temp_sin~128 ; |dds|temp_sin~128 ; combout ;
; |dds|temp_sin~129 ; |dds|temp_sin~129 ; combout ;
; |dds|delay_sin_sign~13 ; |dds|delay_sin_sign~13 ; combout ;
; |dds|address~249 ; |dds|address~249 ; combout ;
; |dds|address~251 ; |dds|address~251 ; combout ;
; |dds|address~252 ; |dds|address~252 ; combout ;
; |dds|address~253 ; |dds|address~253 ; combout ;
; |dds|sync_fcw[11] ; |dds|sync_fcw[11] ; regout ;
; |dds|sync_fcw[10] ; |dds|sync_fcw[10] ; regout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -