⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 chenggong.fit.rpt

📁 实现由一个4位十进制数码管(含小数点)显示结果
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Auto Global Memory Control Signals                                    ; Off                            ; Off                            ;
; Auto Packed Registers -- Stratix II/II GX/III Cyclone II/III Arria GX ; Auto                           ; Auto                           ;
; Auto Delay Chains                                                     ; On                             ; On                             ;
; Auto Merge PLLs                                                       ; On                             ; On                             ;
; Perform Physical Synthesis for Combinational Logic for Fitting        ; Off                            ; Off                            ;
; Perform Physical Synthesis for Combinational Logic for Performance    ; Off                            ; Off                            ;
; Perform Register Duplication for Performance                          ; Off                            ; Off                            ;
; Perform Logic to Memory Mapping for Fitting                           ; Off                            ; Off                            ;
; Perform Register Retiming for Performance                             ; Off                            ; Off                            ;
; Perform Asynchronous Signal Pipelining                                ; Off                            ; Off                            ;
; Fitter Effort                                                         ; Auto Fit                       ; Auto Fit                       ;
; Physical Synthesis Effort Level                                       ; Normal                         ; Normal                         ;
; Logic Cell Insertion - Logic Duplication                              ; Auto                           ; Auto                           ;
; Auto Register Duplication                                             ; Auto                           ; Auto                           ;
; Auto Global Clock                                                     ; On                             ; On                             ;
; Auto Global Register Control Signals                                  ; On                             ; On                             ;
; Stop After Congestion Map Generation                                  ; Off                            ; Off                            ;
; Save Intermediate Fitting Results                                     ; Off                            ; Off                            ;
+-----------------------------------------------------------------------+--------------------------------+--------------------------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in F:/quartus II/chenggong/chenggong.pin.


+--------------------------------------------------------------------+
; Fitter Resource Usage Summary                                      ;
+----------------------------------------------+---------------------+
; Resource                                     ; Usage               ;
+----------------------------------------------+---------------------+
; ALUTs Used                                   ; 0 / 12,480 ( 0 % )  ;
; Dedicated logic registers                    ; 0 / 12,480 ( 0 % )  ;
;                                              ;                     ;
; ALUTs Unavailable                            ; 0                   ;
;     -- Due to unpartnered 7 input function   ; 0                   ;
;     -- Due to unpartnered 6 input function   ; 0                   ;
;                                              ;                     ;
; Combinational ALUT usage by number of inputs ;                     ;
;     -- 7 input functions                     ; 0                   ;
;     -- 6 input functions                     ; 0                   ;
;     -- 5 input functions                     ; 0                   ;
;     -- 4 input functions                     ; 0                   ;
;     -- <=3 input functions                   ; 0                   ;
;                                              ;                     ;
; Combinational ALUTs by mode                  ;                     ;
;     -- normal mode                           ; 0                   ;
;     -- extended LUT mode                     ; 0                   ;
;     -- arithmetic mode                       ; 0                   ;
;     -- shared arithmetic mode                ; 0                   ;
;                                              ;                     ;
; Logic utilization                            ; 0 / 12,480 ( 0 % )  ;
;     -- ALUT/register pairs used              ; 0                   ;
;         -- Combinational with no register    ; 0                   ;
;         -- Register only                     ; 0                   ;
;         -- Combinational with a register     ; 0                   ;
;     -- ALUT/register pairs unavailable       ; 0                   ;
;                                              ;                     ;
; Total registers*                             ; 0 / 14,410 ( 0 % )  ;
;     -- Dedicated logic registers             ; 0 / 12,480 ( 0 % )  ;
;     -- I/O registers                         ; 0 / 1,930 ( 0 % )   ;
;                                              ;                     ;
; ALMs:  partially or completely used          ; 0 / 6,240 ( 0 % )   ;
;                                              ;                     ;
; Total LABs:  partially or completely used    ; 0 / 780 ( 0 % )     ;
;                                              ;                     ;
; User inserted logic elements                 ; 0                   ;
; Virtual pins                                 ; 0                   ;
; I/O pins                                     ; 8 / 343 ( 2 % )     ;
;     -- Clock pins                            ; 1 / 16 ( 6 % )      ;
; Global signals                               ; 0                   ;
; M512s                                        ; 0 / 104 ( 0 % )     ;
; M4Ks                                         ; 0 / 78 ( 0 % )      ;
; Total block memory bits                      ; 0 / 419,328 ( 0 % ) ;
; Total block memory implementation bits       ; 0 / 419,328 ( 0 % ) ;
; DSP block 9-bit elements                     ; 0 / 96 ( 0 % )      ;
; PLLs                                         ; 0 / 6 ( 0 % )       ;
; Global clocks                                ; 0 / 16 ( 0 % )      ;
; Regional clocks                              ; 0 / 32 ( 0 % )      ;
; SERDES transmitters                          ; 0 / 38 ( 0 % )      ;
; SERDES receivers                             ; 0 / 42 ( 0 % )      ;
+----------------------------------------------+---------------------+
*  Register count does not include registers inside block RAM or DSP blocks.



+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk  ; B5    ; 4        ; 31           ; 27           ; 0           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
; clr  ; V4    ; 6        ; 40           ; 2            ; 2           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
; en   ; G22   ; 2        ; 0            ; 21           ; 0           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
; rst  ; H21   ; 2        ; 0            ; 20           ; 3           ; 0                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; 3.3-V LVTTL  ; Off         ; Fitter               ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                           ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; out0 ; AB15  ; 8        ; 14           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; 3.3-V LVTTL  ; 24mA             ; Off         ; Fitter               ; 0 pF ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -